วงจรเลียนแบบตัวเหนี่ยวนำที่ปรับค่าได้ทางอิเล็กทรอนิกส์โดยใช้วงจร VDIBA



วิทยานิพนธ์นี้เป็นส่วนหนึ่งของการศึกษาตามหลักสูตรปริญญาวิศวกรรมศาสตรดุษฎีบัณฑิต สาขาวิชาวิศวกรรมโทรคมนาคม มหาวิทยาลัยเทคโนโลยีสุรนารี ปีการศึกษา 2561

# ELECTRONICALLY TUNABLE INDUCTANCE SIMULATOR CIRCUIT USING VDIBAs



A Thesis Submitted in Partial Fulfillment of the Requirements for the Degree of Doctor of Philosophy in Telecommunication Engineering Suranaree University of Technology

Academic Year 2018

วงจรเลียนแบบตัวเหนี่ยวนำที่ปรับค่าได้ทางอิเล็กทรอนิกส์โดยใช้วงจร VDIBA

มหาวิทยาลัยเทคโนโลยีสุรนารี อนุมัติให้นับวิทยานิพนธ์ฉบับนี้เป็นส่วนหนึ่งของการศึกษา ตามหลักสูตรปริญญาดุษฎีบัณฑิต

คณะกรรมการสอบวิทยานิพนธ์ (รศ. คร.มนต์ทิพย์ภา อุฑารสกุล) ประธานกรรมการ 1 6-31 (รศ. คร.ชาญชัย ทองโสภา) กรรมการ (อาจารย์ที่ปรึกษาวิทยานิพนซ์) (ศ. คร.วรพงศ์ ตั้งศรีรัตน์) กรรมการ (ผศ. คร.ธนเสฏฐ์ ทศดีกรพัฒน์) กรรมการ (ผศ. คร.อรพิน ชาญนำสิน) กรรมการ (อ. คร.สำราญ สันทาลุนัย)

กรรมการ

TIMON

(รศ. ร.อ. คร.กนต์ธร ชำนิประศาสน์)

Stine

<

(ศ. คร.สันติ แม้นศิริ) รองอธิการบดีฝ่ายวิชาการและพัฒนาความเป็นสากล คณบดีสำนักวิชาวิศวกรรมศาสตร์

547578

จิรพันธ์ พิมพล : วงจรเลียนแบบตัวเหนี่ยวนำที่ปรับค่าได้ทางอิเล็กทรอนิกส์โดยใช้วงจร VDIBA (ELECTRONICALLY TUNABLE INDUCTANCE SIMULATOR CIRCUIT USING VDIBAs) อาจารย์ที่ปรึกษา : รองศาสตราจารย์ คร.ชาญชัย ทองโสภา, 107 หน้า

วิทยานิพนธ์ฉบับนี้นำเสนอการออกแบบและสังเคราะห์วงจรเลียนแบบตัวเหนี่ยวนำที่ปรับ ค่าได้ทางอิเล็กทรอนิกส์โดยใช้วงจร VDIBA (Voltage Differencing Inverting Buffered Amplifier) เป็นอุปกรณ์แอคทีฟหลัก การออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว ใช้วงจร VDIBA จำนวนสองตัว และตัวเก็บประจุเทียบกราวด์หนึ่งตัว ปราศจากตัวต้านทานพาสซีฟจากภายนอก วงจรที่นำเสนอสามารถแปรค่าความเหนี่ยวนำสมมูล ได้ด้วยวิธีการทางอิเล็กทรอนิกส์จาก อัตราขยายค่าความนำของวงจร VDIBA โดยการไบอัสกระแสตรงจากภายนอก วงจรตัวเหนี่ยวนำที่ นำเสนอได้นำไปประยุกต์ใช้ในการสังเคราะห์วงจรกรองผ่านแถบความถี่ คุณสมบัติการทำงานของ วงจรที่นำเสนอจะถูกแสดงด้วยผลการจำลองโดยใช้โปรแกรม PSPICE และผลการทดลองการต่อ วงจรจริงทดสอบบนแผ่นวงจรพิมพ์โดยใช้ไอซีเบอร์ CA3080 และ LF356 เพื่อยืนยันความถูกต้อง ตามหลักการทางทฤษฎี



สาขาวิชา <u>วิศวกรรมโทรคมนาคม</u> ปีการศึกษา 2561

ลายมือชื่อนักศึกษา ลายมือชื่ออาจารย์ที่ปรึกษา 🦾 🛩 ลายมือชื่ออาจารย์ที่ปรึกษาร่วม

## JIRAPUN PIMPOL : ELECTRONICALLY TUNABLE INDUCTANCE SIMULATOR CIRCUIT USING VDIBAS. THESIS ADVISOR : ASSOC. PROF. CHANCHAI THONGSOPA, Ph.D., 107 PP.

### VOLTAGE DIFFERENCING INVERTING BUFFERED AMPLIFIER (VDIBA)/FLOATING INDUCTANCE SIMULATOR

This dissertation presents the design and synthesis of electronically tunable floating inductance simulator circuit employing voltage differencing inverting buffered amplifiers (VDIBAs) as active element. The proposed simulated inductance circuit using two VDIBAs together with one grounded capacitor as a passive element. The value of the resulting equivalent inductance is electronically controllable by means of the VDIBAs transconductances. In addition, the usability of the proposed circuit is demonstrated on an illustrative realization of the active RLC bandpass filter. To verify the theoretical analysis, PSPICE simulation program and the experimentally laboratory test using commercially available IC components CA3080 and LF356 are also reported.

School of Telecommunication Engineering

Academic Year 2018

| Student's Signature_ |              |
|----------------------|--------------|
| Advisor's Signature  | T. Chanalari |
| Co-Advisor's Signat  | ure La.      |

### กิตติกรรมประกาศ

วิทยานิพนธ์นี้สำเร็จสมบูรณ์ลุล่วงได้ด้วยดี จากการได้รับความช่วยเหลือและสนับสนุน อย่างดียิ่ง ทั้งทางด้านวิชาการและทางด้านดำเนินงานวิจัย จากอาจารย์และบุคคลหลายท่านดังนี้ รองศาสตราจารย์ ดร.ชาญชัย ทองโสภา อาจารย์ที่ปรึกษาวิทยานิพนธ์ และศาสตราจารย์ ดร.วรพงศ์ ตั้งศรีรัตน์ อาจารย์ที่ปรึกษาวิทยานิพนธ์ร่วม ที่กรุณาให้คำปรึกษา ซี้แนะแนวทางแก้ไข ปัญหา ในวิทยานิพนธ์เล่มนี้จนเสร็จสมบูรณ์ ร่วมถึงปลูกฝังให้มีความซื่อตรง มีความรับผิดชอบต่อ

ตัวเอง สังคมและส่วนรวมเสมอ ซึ่งเป็นประโยชน์แก่ผู้วิจัยอย่างยิ่งเพื่อเป็นแนวทางการคำเนินชีวิต รองศาสตราจารย์ คร.มนต์ทิพย์ภา อุฑารสกุล ประธานกรรมการสอบวิทยานิพนธ์ ผู้ช่วย ศาสตราจารย์ คร.ธนเสฏฐ์ ทศดีกรพัฒน์ ผู้ช่วยศาสตราจารย์ คร.อรพิน ชาญนำสินและอาจารย์ คร.สำราญ สันทาลุนัย กรรมการสอบวิทยานิพนธ์ ที่กรุณาให้กำชี้แนะและให้คำแนะนำเกี่ยวกับ การทำวิทยานิพนธ์จนสำเร็จลุล่วงไปได้ด้วยดี

คณาจารย์ประจำสาขาวิชาวิศวกรรมโทรคมนาคม สำนักวิชาวิศวกรรมศาสตร์ มหาวิทยาลัยเทคโนโลยีสุรนารี ที่ให้ความรู้ทางวิชาการและถ่ายทอดความรู้ประสบการณ์ และให้ กำแนะนำปรึกษาอันเป็นประโยชน์ต่องานวิจัย และกำลังใจแก่ผู้วิจัย มาโดยตลอด

ขอขอบคุณพี่ๆ เพื่อนๆ น้องๆ ห้องปฏิบัติการ Tiger Lab มหาวิทยาลัยเทคโนโลยีสุรนารี และห้องปฏิบัติการ MSP Lab สถาบันเทคโนโลยีพระจอมเกล้าเจ้าคุณทหารลาดกระบัง ให้การ สนับสนุนเครื่องมือที่ใช้ในการทุดลอง เพื่อการเขียนวิทยานิพนธ์ฉบับนี้ ร่วมถึงให้กำลังใจชี้แนะ การแก้ไขปัญหาต่างๆ ตลอดการศึกษา

ขอกราบขอบคุณคุณบิคามารคาพี่ชาย พี่สาว หลานชาย และครอบครัวที่อบอุ่นของผู้วิจัย ทุกท่าน ที่เป็นกำลังใจและเป็นทุกสิ่งทุกอย่างให้แก่ผู้วิจัยตลอคมา ซึ่งมีคุณค่ากับผู้วิจัยอย่างยิ่ง ขอขอบคุณ มหาวิทยาลัยเทคโนโลยีราชมงคลอีสาน ที่ให้โอกาสในการลาศึกษาต่อและ สนับสนุนค่าใช้จ่ายระหว่างการศึกษา จนสำเร็จการศึกษาด้วยดี

กุณงามความดี ประโยชน์ ที่เกิดจากวิทยานิพนธ์นี้ ผู้วิจัยขอมอบให้กับบุคคลที่กล่าวมา ข้างต้น รวมถึงบุคคลที่ไม่ได้เอ่ยนามทุกท่านที่ได้ประสิทธิ์ประสาทวิชาความรู้และถ่ายทอด ประสบการณ์ที่ดีให้แก่ผู้วิจัยตลอดมา จนทำให้ประสบความสำเร็จในชีวิต

จิรพันธ์ พิมพล

# สารบัญ

| บทคัดย่อ (ภาษาไทย) |                                                | ก      |
|--------------------|------------------------------------------------|--------|
| บทคัดย่อ (ภ        | บทคัดย่อ (ภาษาอังกฤษ)                          |        |
| กิตติกรรมปร        | ระกาศ                                          | ค      |
| สารบัญ             |                                                | ্থ     |
| สารบัญตารา         | s                                              | ¥      |
| สารบัญรูป          | สารบัญรูป                                      |        |
| บทที่              |                                                |        |
| 1 บทเ              | in                                             | 1      |
| 1.1                | ความเป็นมาและความสำคัญของปัญหา                 | 1      |
| 1.2                | วัตถุประสงค์ของการวิจัย                        | 2      |
| 1.3                | สมมติฐานของการวิจัย                            | 2      |
| 1.4                | ข้อตกลงเบื้องต้น                               | 3      |
| 1.5                | าดาแขตของการวิจัย                              | 3      |
| 1.6                | วิธีดำเนินงานวิจัย                             | 3      |
| 1.7                | ประโยชน์ที่อาดว่าจะได้รับ                      | 4      |
| า.,<br>วาโริชั     | ัตรบ่ำรรณกรรรมและงานวิจัยที่เกี่ยาข้อง         | '<br>5 |
| 2 0.1              | กล่าวนำ                                        | 5      |
| 2.1                | าธารน .<br>วิวัฒนาอารขององโอรณ์แออซีฟสนิดต่างๆ |        |
| 2.2                | ว งอรสายพาง เอรซ แสร่ง เกิงนี้ง (CCI)          | 0      |
| 2.3                | มงจัด เอพานกระแถวุ่นที่หนัง (CCI)              | 0      |
| 2.4                | างขาด เอพ เนกระแสวุนพลอง (CCII)                | /      |
| 2.5                | วงจรสายพานกระแสรุนทสองควบคุมดวยกระแส (CCCII)   |        |
| 2.6                | วงจร DDCC และวงจร DVCC                         | 13     |
| 2.7                | ររារ OTA                                       |        |
| 2.8                | วงจร CCCTA                                     | 19     |

# สารบัญ (ต่อ)

| 2.9 วงจร VDTA                                                       | 21 |
|---------------------------------------------------------------------|----|
| 2.10 วงจร VDBA ที่มีโครงสร้างแบบใบซีมอส                             | 22 |
| 2.11 วงจร VDIBA ที่มีโครงสร้างแบบใบซีมอส                            | 23 |
| 2.12 งานวิจัยที่เกี่ยวข้องกับงานที่นำ <mark>เส</mark> นอ            |    |
| 3 ทฤษฎีและหลักการที่เกี่ยวข้อง                                      | 29 |
| 3.1 กล่าวนำ                                                         | 29 |
| 3.2 วงจร VDIBA                                                      | 29 |
| 3.3 คุณสมบัติของวงจร VDIBA ในทางอุคมคติ                             | 29 |
| 3.4 คุณสมบัติของวงจร VD <mark>IBA</mark> ในทางปฏ <mark>ิบัติ</mark> | 30 |
| 3.5 วงจร VDIBA แบบใช้เทคโนโลยีใบซีมอส                               | 31 |
| 3.5.1 วงจรขยายอัตราก่ากวามนำ                                        | 32 |
| 3.5.2 วงจรสะท้อนกระแส                                               | 33 |
| 3.5.3 วงจรตามแรงดัน                                                 | 34 |
| 3.5.4 ก่าก <mark>วามก</mark> ลาคเกลื่อนในการส่งผ่านแรงดัน           | 35 |
| 4 การออกแบบวงจรเลียนแบบตัวเหนี่ยวนำโดยใช้วงจร VDIBA                 |    |
| 4.1 แนวทางการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว                | 37 |
| 4.2 การวิเคราะห์หาก่าความต้านทานอินพุตและเอาต์พุตของวงจร VDIBA      | 38 |
| 4.2.1 การวิเคราะห์หาก่าความด้านทานอินพุตของวงจรสะท้อนกระแส          | 38 |
| 4.2.2 การวิเคราะห์หาก่ากวามต้านทานเอาต์พุตที่ขั้ว <i>พ</i> -        | 41 |
| 4.2.3 การวิเคราะห์หาสมรรถนะทางความถี่ของวงจร VDIBA                  |    |
| ที่ใช้เทคโนโลยีไบซีมอส                                              | 43 |
| 4.2.4 การวิเคราะห์หาก่ากวามกลาดเกลื่อนในการส่งผ่านแรงคัน            |    |
| ของวงจร VDIBA                                                       |    |
| 4.3 วงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวที่ออกแบบค้วยวงจร VDIBA        | 47 |
| 4.4 คุณสมบัติวงจร VDIBA ที่ใช้ในการออกแบบวงจร                       |    |
| เลียนแบบตัวเหนี่ยวนำแบบลอยตัว                                       | 49 |
| 4.5 คุณสมบัติของวงจร VDIBA แบบใช้เทกโนโลยีใบซีมอส                   | 50 |

# สารบัญ (ต่อ)

| 4.6 ผลการจำลองวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว                                      | 54  |
|--------------------------------------------------------------------------------------|-----|
| 4.7 ผลการออกแบบประยุกต์ใช้งานวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว                       |     |
| ในวงจรกรองผ่านแถบความถื่                                                             | 58  |
| 4.8 สรุปผลการจำลองวงจรเลียนแ <mark>บบ</mark> ตัวเหนี่ยวนำแบบลอยตัว                   |     |
| ด้วยวงจร VDIBA                                                                       | 61  |
| 5 ผลการทดลองวงจรเลียนแบบตัวเ <mark>หนี่ยวน</mark> ำ                                  |     |
| 5.1 ผลการทดลองวงจร VDIBA                                                             |     |
| 5.2 ผลการทคลองเมื่อทำการ <mark>เปลี่</mark> ยนแปล <mark>งอัต</mark> ราขยายค่าความนำ  |     |
| 5.3 การทคสอบสัญญาณที่ <mark>ขั้ว พ</mark> - ของวงจ <mark>ร V</mark> DIBA             |     |
| 5.4 การทคลองคุณสมบั <mark>ติว</mark> งจรเลียนแบบตัวเห <mark>นี่ย</mark> วนำแบบลอยตัว | 68  |
| 5.5 การทดลองวงจรกรองผ่านแถบความถี่ เมื่อ <mark>นำว</mark> งจรเลียนแบบตัวเหนี่ยวนำ    |     |
| แบบลอยตัวประยุกต์ใช้งาน                                                              |     |
| 5.6 สรุปผลการทุคลอง                                                                  | 75  |
| 6 บทสรุปและข้อเสนอแนะ                                                                |     |
| 6.1 สรุปผลการวิจัย                                                                   |     |
| 6.2 ข้อเสนอแนะแนวทางการวิจัย                                                         |     |
| รายการอ้างอิง                                                                        | 78  |
| ภาคผนวก                                                                              |     |
| ภาคผนวก ก. บทความทางวิชาการที่ได้รับการตีพิมพ์เผยแพร่ในระหว่างศึกษา                  |     |
| ประวัติผ้เขียน                                                                       | 107 |
| 91                                                                                   |     |

# สารบัญตาราง

# ตารางที่

| 2.1 | ปริทัศน์วรรณกรรมและงานวิจัยที่เกี่ยวข้อง                                                              | 26        |
|-----|-------------------------------------------------------------------------------------------------------|-----------|
| 5.1 | ตารางที่ 5.1 ค่าของแรงคันที่ขั้ว z เมื่อเป <mark>ลี่ย</mark> นค่า I <sub>в</sub>                      | <u>66</u> |
| 5.2 | เปรียบเทียบค่าความเหนี่ยวนำ L <sub>eq</sub> ที่ได้ <mark>งา</mark> กการออกแบบด้วยอุปกรณ์ไอซีสำเร็จรูป | 71        |
| 5.3 | การเปรียบเทียบค่าความเหนี่ยวนำขอ <mark>ง L<sub>g</sub> ที่</mark> ได้จากการทดลองและการจำลอง           |           |
|     | ด้วยโปรแกรม PSPICE                                                                                    | 72        |
| 5.4 | เปรียบเทียบค่าความถี่กลาง f <sub>c</sub> ของวงจรกรอ <mark>งผ่า</mark> นแถบความถี่ที่ได้จากการทดลอง    | 74        |



# สารบัญรูป

| 2.1  | สัญลักษณ์ทางไฟฟ้าของวงจร CCI                                                        |    |
|------|-------------------------------------------------------------------------------------|----|
| 2.2  | วงจรสมมูลทางไฟฟ้าของวงจร CCI                                                        | 6  |
| 2.3  | วงจรสมมูลทางใฟฟ้าของวงจร CCII                                                       | 8  |
| 2.4  | สัญลักษณ์ทางไฟฟ้าของวงจร CCII ( <mark>ก) วงจร</mark> CCII+ (ข) วงจร CCII-           | 8  |
| 2.5  | วงจรสมมูลทางไฟฟ้าของวงจร CCCII                                                      | 10 |
| 2.6  | สัญลักษณ์ทางไฟฟ้าของวงจร CCCII (ก) วงจร CCCII+ (ข) วงจร CCCII-                      | 10 |
| 2.7  | รายละเอียดโครงสร้างวงจร CC <mark>CII แบบใช้เทคโน</mark> โลยีทรานซิสเตอร์แบบไบโพลาร์ |    |
|      | (ก) วงจร CCCII+ (ข) วงจร CCCII-                                                     | 11 |
| 2.8  | รายละเอียดโครงสร้างวงจ <mark>ร C</mark> CCII แบบใช้เทคโนโลยีทรานซิสเตอร์แบบมอส      |    |
|      | (ก) วงจร CCCII+ (ข) วงจร CCCII-                                                     | 12 |
| 2.9  | วงจรสมมูลทางไฟฟ้าของวงจร DDCC                                                       | 14 |
| 2.10 | สัญลักษณ์ทางไฟฟ้าของวงจร DDCC                                                       | 14 |
| 2.11 | รายละเอียดโครงสร้างวงจร DDCC แบบใช้เทคโนโลยีทรานซิสเตอร์แบบมอส                      | 15 |
| 2.12 | วงจรสมมูลทางไฟฟ้าของวงจร DVCC                                                       | 16 |
| 2.13 | สัญลักษณ์ทางไฟฟ้าของวงจร DVCC                                                       | 16 |
| 2.14 | รายละเอียดโครงสร้างวงจร DVCC แบบใช้เทคโนโลยีทรานซิสเตอร์แบบมอส                      | 16 |
| 2.15 | วงจรสมมูลทางไฟฟ้าของวงจร OTA                                                        | 17 |
| 2.16 | สัญลักษณ์ทางไฟฟ้าของวงจร OTA                                                        | 17 |
| 2.17 | โครงสร้างภายในของวงจร OTA แบบใช้เทคโนโลยีทรานซิสเตอร์แบบมอส                         | 18 |
| 2.18 | วงจรสมมูลทางไฟฟ้าของวงจร MO-OTA                                                     | 19 |
| 2.19 | รายละเอียดวงจรพื้นฐานภายในของวงจร MO-OTA                                            |    |
|      | แบบใช้เทคโนโลยีทรานซิสเตอร์แบบมอส                                                   | 19 |
| 2.20 | วงจรสมมูลทางไฟฟ้าของวงจร CCCTA                                                      |    |
| 2.21 | สัญลักษณ์ทางไฟฟ้าของวงจร CCCTA                                                      | 20 |

# รูปที่

### หน้า

# สารบัญรูป (ต่อ)

| รูปที่ |                                                                                    | หน้า |
|--------|------------------------------------------------------------------------------------|------|
| 2.22   | รายละเอียดโครงสร้างวงจร CCCTAแบบใช้เทคโนโลยี                                       |      |
|        | ทรานซิสเตอร์แบบใบซีมอส                                                             | 21   |
| 2.23   | สัญลักษณ์ทางไฟฟ้าของวงจร VDTA                                                      | 21   |
| 2.24   | รายละเอียค โครงสร้างภายในของวงจร <mark>VD</mark> TA แบบใช้                         |      |
|        | เทคโนโลยีทรานซิสเตอร์แบบซีมอส                                                      | 22   |
| 2.25   | สัญลักษณ์ทางไฟฟ้าของวงจร VDBA                                                      | 23   |
| 2.26   | รายละเอียคโครงสร้างภายในของวงจร VDBA แบบไบซีมอส                                    | 23   |
| 2.27   | สัญลักษณ์ทางไฟฟ้าของวงจร VDIBA แบบใบซีมอส                                          | 24   |
| 2.28   | วงจรสมมูลทางไฟฟ้าของวงจร <mark>VD</mark> IBA แบบ <mark>ใบ</mark> ซีมอส             | 24   |
| 2.29   | รายละเอียด โครงสร้างภายใ <mark>นขอ</mark> งวงจร VDIBA แ <mark>บบ</mark> ใบซีมอส    | 25   |
| 3.1    | วงจร VDIBA ในทางอุดม <mark>ุคติ</mark> (ก) สัญลักษณ์ทางไฟฟ้า (บ) วงจรสมมูลทางไฟฟ้า | 30   |
| 3.2    | สัญลักษณ์ทางไฟฟ้าของวงจร VDIBA ในทางปฏิบัติ                                        | 31   |
| 3.3    | วงจร VDIBA โดยใช้เทค โน โลยีใบซีมอส                                                | 31   |
| 3.4    | วงจรขยายค่าความน้ำ                                                                 | 32   |
| 3.5    | วงจรสะท้อนกระแสแบบใช้เทคโนโลยีใบซีมอส                                              | 34   |
| 3.6    | วงจรตามแรงคัน                                                                      | 35   |
| 4.1    | สัญลักษณ์ทางไฟฟ้าของอุปกรณ์ VDIBA                                                  | 38   |
| 4.2    | วงจรสมมูลของวงจรสะท้อนกระแส ที่คาเปลืออจร                                          | 39   |
| 4.3    | วงจรตามแรงคัน                                                                      | 41   |
| 4.4    | วงจรสมมูลของวงจรตามแรงคัน                                                          |      |
| 4.5    | การวิเคราะห์หาค่าความต้านทานที่ขาซอร์สของ M <sub>5</sub>                           | 42   |
| 4.6    | วงจร VDIBA ที่สังเคราะห์โดยใช้เทคโนโลยีใบซีมอส                                     | 43   |
| 4.7    | วงจรเลียนแบบตัวเหนี่ยวแบบลอยตัวที่ออกแบบด้วยวงจร VDIBA                             | 47   |
| 4.8    | สัญลักษณ์ทางไฟฟ้าของวงจร VDIBA                                                     | 49   |
| 4.9    | วงจรภายในของวงจร VDIBA โดยใช้เทคโนโลยีใบซีมอส                                      | 50   |
| 4.10   | ผลตอบสนองทางความถี่ของค่าความต้านทานอินพุตที่ขั้ว p และ n                          | 51   |
| 4.11   | ผลตอบสนองทางความถี่ของค่าความด้านทานเอาต์พุตที่ขั้ว z                              | 51   |

# สารบัญรูป (ต่อ)

| รูปที่ |                                                                                                                                   | หน้า |
|--------|-----------------------------------------------------------------------------------------------------------------------------------|------|
| 4.12   | ผลตอบสนองทางความถี่ของค่าความด้านทานเอาต์พุตที่ขั้ว <i>พ</i> -                                                                    | 52   |
| 4.13   | ผลจำลองผลตอบสนองทางความถี่ของค่า $g_{_m}$ เมื่อแปรค่า $I_{_B}$                                                                    | 53   |
| 4.14   | คุณสมบัติการส่งผ่านแรงคันไฟตรงระหว่าง v <sub>z</sub> ไปยัง v <sub>w</sub>                                                         | 53   |
| 4.15   | ผลจำลองผลตอบสนองทางความถิ่ของ <sub>v</sub> "/v <sub>z</sub>                                                                       |      |
| 4.16   | วงจรเลียนแบบตัวเหนี่ยวนำแบบลอยต <mark>ัวที่</mark> ออกแบบ                                                                         | 55   |
| 4.17   | ผลการตอบสนองทางความถี่ของค่าอิมพิแคนซ์ของวงจรที่นำเสนอในรูปที่ 4.3                                                                | 55   |
| 4.18   | ผลการตอบสนองทางความถี่ของค่า <mark>อ</mark> ิมพิแคนซ์ของวงจรที่เมื่อปรับกระแสไบอัส                                                | 56   |
| 4.19   | ผลการตอบสนองทางเฟสของวงจรเลียนแบบตัวเหนี่ยวนำ                                                                                     | 57   |
| 4.20   | ผลตอบสนองทางเวลาแรงคันแ <mark>ละก</mark> ระแสของวงจุรที่ออกแบบ                                                                    | 58   |
| 4.21   | วงจรกรองสัญญาณแบบกร <mark>องผ่</mark> านแถบความถื่                                                                                | 59   |
| 4.22   | ผลตอบสนองทางความถ <mark>ึ่บอง</mark> วงจรกรองผ่านแถบความถื่                                                                       | 59   |
| 4.23   | ผลตอบสนองทางเฟสของวงจรกรองผ่านแถบความถื่                                                                                          | 60   |
| 4.24   | ผลตอบสนองทางความถี่ของวงจรกรองผ่านแถบความถี่โคยการปรับค่า L <sub>eq</sub>                                                         | 61   |
| 5.1    | โครงสร้างวงจร VDIBA ที่ใช้ในการทดลอง                                                                                              | 63   |
| 5.2    | บอร์คที่ใช้ในการทดลองของวงจร VDBA ในรูปที่ 5.1                                                                                    | 63   |
| 5.3    | ผลตอบสนองทางเวลาของแรงคันที่ขั้ว z เมื่อเปลี่ยนก่า $I_{_B} = 25 \ \mu A$ และ $50 \ \mu A$                                         | 64   |
| 5.4    | ผลตอบสนองทางเวลาของแรงคันที่ขั้ว z เมื่อเปลี่ยนก่า $I_{g}$ = 75 $\mu$ A และ 100 $\mu$ A                                           | 64   |
| 5.5    | ผลตอบสนองทางเวลาของแรงคันที่ขั้ว z เมื่อเปลี่ยนก่า $I_{\scriptscriptstyle B} = 100\mu{ m A}$ และ 125 $\mu{ m A}_{\_\_\_\_\_\_\_}$ | 65   |
| 5.6    | แรงคันที่ขั้ว z เมื่อเปลี่ยนค่า I <sub>B</sub>                                                                                    | 65   |
| 5.7    | ผลตอบสนองทางเวลาของ $v_{w}$ และ $v_{z}  \vec{n}  I_{B} = 25  \mu A$                                                               |      |
| 5.8    | ผลตอบสนองทางเวลาของ $v_{w}$ และ $v_{z}  \vec{n}  I_{B} = 50  \mu A_{a}$                                                           |      |
| 5.9    | ผลตอบสนองทางเวลาของ $v_{w}$ และ $v_{z}  \vec{\underline{n}}  I_{B} = 75  \mu A_{}$                                                | 68   |
| 5.10   | โครงสร้างวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวที่นำเสนอ                                                                               | 68   |
| 5.11   | เปรียบเทียบสัญญาณมุมต่างเฟสตัวเหนี่ยวนำ L <sub>eq</sub> = 12.3 mH                                                                 |      |
| 5.12   | เปรียบเทียบสัญญาณมุมต่างเฟสตัวเหนี่ยวนำ L <sub>eq</sub> = 2.7 mH                                                                  | 70   |
| 5.13   | เปรียบเทียบสัญญาณมุมต่างเฟสตัวเหนี่ยวนำ L <sub>eq</sub> = 1.2 mH                                                                  | 70   |

# สารบัญรูป (ต่อ)

| รูปที่ |                                                                                     | หน้า |
|--------|-------------------------------------------------------------------------------------|------|
| 5.14   | ผลการตอบสนองทางความถี่ของค่าอิมพิแคนซ์ของวงจรเมื่อปรับกระแสไบอัส                    | 71   |
| 5.15   | วงจรกรองสัญญาณแบบกรองผ่านแถบความถื่                                                 | 72   |
| 5.16   | ผลตอบสนองทางความถึ่ของวงจรกรองผ่านแถบความถึ่ L <sub>eq</sub> เท่ากับ 1 mH           | 73   |
| 5.17   | ผลตอบสนองทางความถึ่ของวงจรกรอ <mark>งผ่</mark> านแถบความถึ่ <i>L</i> เท่ากับ 1.2 mH | 74   |



### บทที่ 1 บทนำ

### 1.1 ความเป็นมาและความสำคัญของปัญหา

ในปัจจุบันเทคโนโลยีต่างๆ ได้เข้ามามีบทบาทในการดำเนินชีวิตของมนุษย์อย่างมากมาย อุปกรณ์ เครื่องมือ เครื่องใช้ทางไฟฟ้าและอิเล็กทรอนิกส์เป็นอีกหนึ่งเทคโนโลยีที่มีความสำคัญต่อ มนุษย์และมีการพัฒนาอยู่ตลอดเวลา เพื่อให้ตอบสนองความด้องการของมนุษย์ ซึ่งเป็นแนวทางการ พัฒนาอุปกรณ์ทางอิเล็กทรอนิกส์ในปัจจุบันเพื่อให้เกิดประสิทธิภาพสูงสุดแล้ว ยังคำนึงถึงขนาด ของอุปกรณ์และการสิ้นเปลืองพลังงานของอุปกรณ์ด้วย ดังนั้นในการพัฒนาอุปกรณ์จึงมุ่งเน้นโดย มีวัตถุประสงค์เพื่อให้อุปกรณ์มีคุณสมบัติการทำงานที่หลากหลายหน้าที่และมีขนาดที่เล็กลงเพื่อ ความคล่องตัวในการออกแบบใช้งานร่วมกับอุปกรณ์อื่นๆ อีกทั้งยังช่วยลดอัตราการสิ้นเปลือง พลังงานด้วย

้อุปกรณ์ภายในของเครื่<mark>องม</mark>ือ เครื่องใช้ทางอิเล<mark>็กทร</mark>อนิกส์ในปัจจุบันนิยมสร้างเป็นวงจร รวม (integrated circuit, IC) เนื่องจากวงจรรวมสามารถทำงานได้หลายหน้าที่ มีขนาดที่เล็กสามารถ ออกแบบลายวงจรร่วมกับอุปกรณ์ตัวอื่นๆ ได้ง่าย และวงจรรวมมีอัตราการสิ้นเปลืองพลังงานที่ต่ำ การออกแบบและสร้างวงจรรวมจะใช้อุปกรณ์แอคทีฟ (active building block) เป็นอุปกรณ์หลัก ซึ่ง อุปกรณ์แอกทีฟสามารถ<mark>นำมาออ</mark>กแบบและสังเคราะห์วงจรประมวลผลสัญญาณแอนาล็อก เช่น ้วงจรกรองสัญญาณ วงจรออสซิล<mark>เลเตอร์ และ วงจรเลียนแบบ</mark>อุปกรณ์พาสซีพ เป็นต้น ในปัจจุบันมี ้นักวิจัยกิดก้นและพัฒนาอุปกรณ์แอกทีฟที่มีประสิทธิภาพมากขึ้น หลากหลายชนิด เพื่อประยุกต์ใช้ งานในการออกแบบและสร้างเป็นวงจรประมวลผลสัญญาณแอนาล็อก ปัจจุบันพบว่ามีงานวิจัยที่ นำเสนอวงจร VDIBA (voltage differencing inverting buffered amplifier) ขึ้น (N. Herencsar, O. Cicekoglu, R. Sotner, J. Koton and K. Vrba, 2013; K. L. Pushkar, D. R. Bhaskar and D. Prasad, 2014; T. Pukkalanun and W. Tangsrirat, 2014; W. Tangsrirat, 2015) วงจร VDIBA ประกอบขึ้น ด้วย 2 ส่วนหลัก คือ วงจรขยายค่าความน้ำ (Transconductance amplifier) และวงจรตามแรงดัน (voltage follower) อุปกรณ์แอคทีฟชนิดนี้มีโครงสร้างของวงจรที่ไม่ซับซ้อน สามารถนำไป ้ออกแบบเป็นวงจรรวมที่มีความกล่องตัวสูง สามารถปรับเปลี่ยนคุณสมบัติของอุปกรณ์ได้ด้วยการ ้ใบอัสกระแสงากภายนอก หรือที่เรียกว่าการปรับค่าด้วยวิธีทางอิเล็กทรอนิกส์ นอกงากนั้นอุปกรณ์ แอคทีฟนี้ยังสามารถลดการสิ้นเปลืองพลังงานได้อีกด้วย เนื่องจากใช้อุปกรณ์ภายในที่ลดลง และ

เพื่อประสิทธิภาพในการทำงานที่ดีขึ้น จึงได้มีกลุ่มนักวิจัยที่พัฒนาโครงสร้างภายในของวงจร VDIBA โดยใช้อุปกรณ์ใบโพล่าทรานซิสเตอร์ต่อร่วมกับมอสทรานซิสเตอร์ ซึ่งทำให้อุปกรณ์แอก ทีฟชนิดนี้มีความยืดหยุ่นและคล่องตัวสูง อีกทั้งยังสามารถปรับค่าคุณสมบัติของวงจรได้ด้วยวิธีการ ทางอิเล็กทรอนิกส์

ดังนั้นวิทยานิพนธ์ฉบับนี้ได้นำเสนอแนวทางการประยุกต์ใช้วงจร VDIBA ที่มีโครงสร้าง ภายในโดยใช้อุปกรณ์ไบโพล่าทรานซิสเตอร์ต่อร่วมกับมอสทรานซิสเตอร์สำหรับออกแบบวงจร เลียนแบบตัวเหนี่ยวนำแบบลอยตัว โครงสร้างของวงจรที่นำเสนอ ประกอบไปด้วยอุปกรณ์แอคทีฟ ต่อร่วมกับอุปกรณ์พาสซีฟ โดยใช้วงจร VDIBA จำนวนสองตัว และตัว เก็บประจุต่อเทียบกราวด์ หนึ่งตัว อีกทั้งยังปราสจากตัวด้านทานพาสซีฟจากภายนอก วงจรที่นำเสนอสามารถปรับค่าความ เหนี่ยวนำสมมูล ( $L_q$ ) ได้ด้วยการปรับค่าและควบคุมกระแสไบอัสจากภายนอกของวงจร นอกจากนี้ ได้นำวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวไปประยุกต์ใช้ในการสังเคราะห์วงจรกรองผ่านแถบ กวามถี่ (bandpass filter) ในที่นี้ได้ใช้ผลการจำลองการทำงานของวงจรด้วยโปรแกรม PSPICE เพื่อ แสดงให้เห็นถึงคุณสมบัติของวงจรมีความถูกต้องเป็นไปตามหลักการทางทฤษฎีที่ได้นำเสนอ พร้อมด้วยการยืนยันผลได้ด้วยการต่อวงจรทดลองจริงโดยใช้ไอซีเบอร์ CA3080 ของบริษัท Harris semiconductor ต่อร่วมกับ LF356 ของบริษัท National Semiconductor

### 1.2 วัตถุประสงค์ของการวิจัย

1.2.1) ศึกษาแล<mark>ะออก</mark>แบบวงจรฟังก์ชั่นแอนะล็อก โด<mark>ยใช้ว</mark>งจร VDIBA

1.2.2) ออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว

1.2.3) วงจรสามารถแ<mark>ปรค่าความนำได้ด้วยวิธีก</mark>ารทางอิเล็กทรอนิกส์ โดยปรับกระแส ใบอัสจากภายนอกของวงจร

1.2.4) สามารถสร้างวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้ไอซีสำเร็จรูป

### 1.3 สมมติฐานของการวิจัย

 1.3.1) โครงสร้างวงจรส่งผ่านแรงคันผลต่างสามารถออกแบบวงจรเลียนแบบตัวเหนี่ยวนำ แบบลอยตัวได้

1.3.2) โปรแกรม PSPICE มีความเหมาะสมที่จะนำมาใช้วิเคราะห์หาคุณลักษณะพื้นฐาน ของวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว ที่สร้างจากใช้วงจร VDIBA ต่อร่วมกับตัวเก็บประจุ

1.3.3) คุณลักษณะพื้นฐานของวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้วงจร
 VDIBA เป็นอุปกรณ์แอกทีฟหลัก มีความสอดคล้องและให้ค่าที่ใกล้เคียงทฤษฎี

### 1.4 ข้อตกลงเบื้องต้น

1.4.1) ออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยจำลองผลการทำงานของวงจร ด้วยโปรแกรม PSPICE

1.4.2) วงจรสามารถแปรค่าได้ด้วยวิธีการทางอิเล็กทรอนิกส์โดยการควบคุมค่าอัตราขยาย ค่าความนำของวงจร VDIBA

1.4.3) สร้างวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้ไอซีสำเร็จรูป

### 1.5 ขอบเขตของการวิจัย

1.5.1) นำเสนอการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้วงจร VDIBA
 1.5.2) วงจรสามารถแปรค่าได้ด้วยวิธีการทางอิเล็กทรอนิกส์ โดยการควบคุมค่าอัตราขยาย
 ก่าความนำของวงจร VDIBA

1.5.3) จำลองผลการทำงานของวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยจำลองผลการ ทำงานของวงจรด้วยโปรแกรม PSPICE

1.5.4) สร้างวงจรเลียนแ<mark>บบต</mark>ัวเหนี่ยวนำแบบล<mark>อยตั</mark>ว โดยใช้ไอซีสำเร็จรูป

### 1.6 วิธีดำเนินการวิจัย

#### 1.6.1) แนวทา<mark>งกา</mark>รดำ<mark>เนินงาน</mark>

1.6.1.1) ศึกษาวิธีการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้ วงจร VDIBA

1.6.1.2) ศึกษาโครงสร้างการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้วงจร VDIBA

1.6.1.3) วิเคราะห์สมการผลตอบสนองทางความถิ่ของวงจรที่นำเสนอ 1.6.1.4) จำลองผลการทำงานของวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้ โปรแกรม PSPICE

1.6.1.5) สร้างวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้ไอซีสำเร็จรูป

1.6.1.6) รวบรวมผลการทำงานของวงจรที่ออกแบบ และสรุปผลการวิจัย

#### 1.6.2) ระเบียบวิธีวิจัย

1.6.2.1) ศึกษาปริทัศน์วรรณกรรมที่เกี่ยวข้อง

1.6.2.2) ศึกษาโครงสร้างและออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้วงจร VDIBA 1.6.2.3) วิเคราะห์สมการผลตอบสนองทางความถึ่ของวงจรที่นำเสนอ

1.6.2.4) จำลองผลการทำงานของวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดย จำลองผลการทำงานของวงจรด้วยโปรแกรม PSPICE

1.6.2.5) สร้างวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้ไอซีสำเร็จรูป
 1.6.2.6) รวบรวมผลการทำงานของวงจรที่ออกแบบ และสรุปผลการวิจัย

1.6.3) สถานที่ทำการวิจัย

อาการเกรื่องมือ 4 มหาวิทยาลัยเทกโนโลยีสุรนารี 111 ถนนมหาวิทยาลัย

ต.สุรนารี อ.เมือง จ.นครราชสีมา 30000

1.6.4) เครื่องมือที่ใช้ในการวิจัย
 1.6.4.1) คอมพิวเตอร์ส่วนบุคคล
 1.6.4.2) โปรแกรม PSPICE

### ประโยชน์ที่คาดว่าจะได้รับ

1.7.1) ได้ศึกษาวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยจำลองผลการทำงานของวงจร ด้วยโปรแกรม PSPICE

1.7.2) ได้วงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว ไปประยุกต์ใช้ในงานด้านระบบสื่อสาร ระบบอิเล็กทรอนิกส์ หรือระบบอื่นๆที่เกี่ยวข้อง

1.7.3) ผลงานวิจัยในรายงานนี้ได้รับการตีพิมพ์ลงในงานประชุมวิชาการและใน วารสารวิชาการระดับชาติและนานาชาติ โก้กอาลัยเทคโนโลยีสุรุง

# บทที่ 2 ปริทัศน์วรรณกรรมและงานวิจัยที่เกี่ยวข้อง

### 2.1 กล่าวนำ

้เป็นที่ทราบกันคีว่าในปัจจุบันเทคโนลียีทางค้านอิเล็กทรอนิกส์มีการพัฒนากันอย่าง ้กว้างขวาง ซึ่งแนวทางในการพัฒนาจะมุ่ง<mark>เน้</mark>นให้วงจรอิเล็กทรอนิกส์มีขนาคที่เล็กลง มีการใช้ ้อุปกรณ์อิเล็กทรอนิกส์ที่น้อยลง ร่วมถึงมีกา<mark>รพั</mark>ฒนาให้มีการใช้พลังงานที่ต่ำลงด้วย ดังนั้นเพื่อเป็น ้การถคขนาคพื้นที่ของวงจร อีกทั้งยังถุดก<mark>ารสูญเ</mark>สียพลังงาน วงจรทางอิเล็กทรอนิกส์จึงนิยมและ พัฒนามาใช้อุปกรณ์ที่เรียกว่า วงจรรวม (integrated circuit) หรือที่นิยมเรียกกันว่า ไอซี ซึ่งวงจรรวม ้ คือ การนำเอาอุปกรณ์อิเล็กทรอนิกส์จำ<mark>น</mark>วนหลา<mark>ย</mark>ๆ ตัวมาบรรจุไว้เป็นอุปกรณ์เพียงตัวเคียว ซึ่งจะ ทำให้วงจรที่ออกแบบนั้นมีขนาดที่เ<mark>ล็กล</mark>งและมีก<mark>ารใ</mark>ช้พลังงานที่ต่ำลง เมื่อเปรียบเทียบกับการใช้ พลังงานของวงจรอิเล็กทรอนิกส์ทั่วๆไป วงจรรวมได้มีการพัฒนาอย่างรวดเร็วเพื่อเพิ่ม ประสิทธิภาพของวงจรรวม วง<mark>จรป</mark>ระมวลผลสัญญาณแ<mark>อนะ</mark>ล็อก (analog signal processing) เป็น ้อีกหนึ่งวงจรที่ได้รับการออกแบบและสร้างให้อยู่ในรูปแบบวงจรรวม ซึ่งมีข้อดีดั่งที่กล่าวมาข้างต้น และมีความสะควกในการนำไปใช้งาน การออกแบบและสร้างวงจรสำหรับการประมวลผล ้สัญญาณแอนะล็อกในปัจจุบันมีเป้าหมายที่สำคัญ คือ เพื่อปรับปรุงและพัฒนาโครงสร้างและการ ทำงานของวงจรที่มีอยู่เดิมให้มีประสิทธิภาพในการทำงานมากยิ่งขึ้น รวมทั้งยังมุ่งเน้นให้เกิดกวาม ้ยึดหยุ่นและมีความคล่องตัวสูงใน<mark>การนำไปประยุกต์ใช้งาน</mark>ออกแบบวงจรประมวลผลสัญญาณแอ-้นะล็อกรูปแบบต่างๆ ในขณะเดียวกันยังคงมีรูปแบบโครงสร้างภายในวงจรที่เรียบง่าย ไม่ซับซ้อน และยังคงไว้ซึ่งคุณสมบัติการทำงานของวงจรให้มีช่วงปฏิบัติงานในย่านความถี่ที่สูงขึ้นด้วย ในการ ้ออกแบบที่สำคัญอีกประการหนึ่งสำหรับวงจรรวมก็คือ ใช้พลังงานที่ต่ำ นอกจากนี้ยังแล้วการ ้ปรับแต่งหรือการปรับเปลี่ยนค่าต้องทำได้ง่ายด้วยวิธีการอิเล็กทรอนิกส์ วงจรประมาลผลสัญญาณ แอนะล็อกรูปแบบต่างๆ ที่นิยมนำมาใช้ออกแบบเป็นวงจรรวม เช่น วงจรเลียนแบบตัวเหนี่ยวนำ ้วงจรเลียนแบบตัวเก็บประจุ วงจรกรองสัญญาณ และวงจรออสซิเรเตอร์ เป็นต้น

ดังนั้นในบทนี้จึงได้นำเสนอปริทัศน์วรรณกรรมในการสังเคราะห์วงจรเลียนแบบตัว เหนี่ยวนำแบบลอยตัว และวงจรเลียนแบบตัวเก็บประจุแบบลอยตัว โดยใช้อุปกรณ์แอคทีฟชนิด ต่างๆ ที่ได้มีการพัฒนาและนำเสนอจากในอดีตจนถึงปัจจุบัน

#### วิวัฒนาการของอุปกรณ์แอคที่ฟชนิดต่างๆ 2.2

ในหัวข้อนี้ได้กล่าวถึงวิวัฒนาการของอปกรณ์แอกทีฟชนิดต่างๆ ที่ได้มีการพัฒนาและ นำเสนอจากในอดีตจนถึงปัจจุบัน (M. A. Ibrahim, S. Minaei, E. Yuce, N. Herencsar and J. Koton, 2012) โดยม่งเน้นที่จะนำเสนอคณสมบัติการทำงานพื้นฐานของอปกรณ์แอกทีฟที่ได้รับความนิยม ้นำไปออกแบบเป็นวงจรประมวลผลสัญญาณแอนะล็อก ซึ่งกลุ่มอุปกรณ์แอกทีฟที่จะกล่าวถึง ได้แก่ วงจร CCI (first-generation current conveyor), วงจร CCII (second-generation current conveyor), วงจร CCCII (second-generation current controlled conveyor), วงจรDDCC (differential difference current conveyor), วงจร DVCC (differential voltage current conveyor), วงจร OTA (operational transconductance amplifier), และวงจร CCCTA(current controlled conveyor transconductance amplifier) เป็นต้น

#### ้วงจรสายพานกระแสรุ่นที่หนึ่ง (CCI) 2.3

้วงจรสายพานกระแสถูกนำเ<mark>สนอ</mark>ขึ้นเป็นค<mark>รั้งแ</mark>รกเมื่อปี ค.ศ. 1968 โดย K. C. Smith และ A. S. Sedra (O. H. Elwan and A. M. Soliman, 1997; R. L. Geiger and E. Sanchez-Sinencio, 1985) ถูกเรียกว่า วงจรสายพานกระแสรุ่นที่หนึ่ง (first generation current conveyor) หรือมีชื่อย่อว่าวงจร CCI ซึ่งเป็นอปกรณ์แอกทีฟที่มี 3 พอร์ต ได้แก่พอร์ต x, y และ z โดยที่พอร์ต x และ y เป็นพอร์ต ้สัญญาณทางค้านอินพุต ส่วนพอร์ค z เป็นพอร์คสัญญาณทางค้านเอาต์พุต คังแสคงในรูปที่ 2.1



รูปที่ 2.1 สัญลักษณ์ทางใฟฟ้าของวงจร CCI



รูปที่ 2.2 วงจรสมมูลทางไฟฟ้าของวงจร CCI

หลักการทำงานพื้นฐานของวงจร CCI ก็คือ ถ้ามีแรงดันไฟฟ้าตกคร่อมจุดสัญญาณทางด้าน อินพุตที่พอร์ต y แล้วปรากฏให้มีแรงดันไฟฟ้าค่าเท่ากันที่พอร์ต x ในขณะเดียวกันถ้ามี กระแสไฟฟ้า (*i*,) ไหลผ่านจุดสัญญาณทางด้านอินพุตที่พอร์ต x ก็ปรากฏให้มีกระแสไฟฟ้าค่า เท่ากันไหลที่พอร์ต y และกระแสค่าเดียวกันนี้ถูกส่งผ่านไปเป็นกระแส ณ จุดสัญญาณเอาต์พุตที่ พอร์ต z ซึ่งเป็นพอร์ตของอุปกรณ์ที่มีค่าอิมพีแดนซ์ (impedance) สูงด้วย นอกจากนี้ค่าแรงดันไฟฟ้า ที่ปรากฏขึ้นที่พอร์ต x (ซึ่งถูกกำหนดโดยเกี่ยวเนื่องกับแรงดันไฟฟ้าทางด้านพอร์ต y) นั้นไม่ขึ้นกับ ค่ากระแสไฟฟ้าที่ไหลผ่านพอร์ต x และค่ากระแสไฟฟ้าที่ไหลผ่านพอร์ต y (ซึ่งถูกกำหนดโดยค่า กระแสไฟฟ้าที่ไหลผ่านพอร์ต x) นั้นก็ไม่ขึ้นกับค่าแรงดันไฟฟ้าที่ตกคร่อมที่พอร์ต y เช่นเดียวกัน จาก ความสัมพันธ์ของตัวแปรทางไฟฟ้าต่างๆ ดังกล่าวสามารถแสดงในรูปความสัมพันธ์ทางเมตริกซ์ได้ ดังต่อไปนี้

$$\begin{bmatrix} i_{y} \\ v_{x} \\ i_{z} \end{bmatrix} = \begin{bmatrix} 0 & 1 & 0 \\ 1 & 0 & 0 \\ 0 & 1 & 0 \end{bmatrix} \begin{bmatrix} v_{y} \\ i_{x} \\ v_{z} \end{bmatrix}$$
(2.1)

จากคุณสมบัติตามสมการ (2.1) สามารถนำไปเขียนเป็นวงจรสมมูลทางไฟฟ้าของวงจร CCI ได้ดัง แสดงในรูปที่ 2.2

### 2.4 วงจรสายพานกระแสรุ่นที่สอง (CCII)

ในปี ค.ศ. 1970 K. C. Smith และ A. S. Sedra ได้เสนอแนวลิดใหม่ในการออกแบบวงจร สายพานกระแส โดยทำการปรับปรุงหลักการของวงจรสายพานกระแสให้เกิดความคล่องตัวและ หลากหลายในการประยุกต์ใช้งานมากขึ้น และเรียกวงจรสายพานกระแสที่ได้พัฒนาในรุ่นต่อมาว่า วงจรสายพานกระแสรุ่นที่สอง (second-generation current conveyor) หรือวงจร CCII แนวคิดของ วงจร CCII (T. Deliyannis, Y. Sun and J. K. Fidler, 1999) เกิดจากการรวมเอาคุณสมบัติของวงจร ตามแรงคัน (voltage follower) กับวงจรตามกระแส (current follower) เข้าไว้ด้วยกัน โดยการ ปรับเปลี่ยนอิมพิแดนซ์อินพุตที่พอร์ต y จากเดิมที่มีก่าต่ำมากให้มีก่าสูงมาก ดังนั้นคุณสมบัติ ระหว่างแรงดันกับกระแสของวงจร CCII ในทางอุดมกติ จึงสามารถเขียนอธิบายได้ความสัมพันธ์ ดังต่อไปนี้

7

$$\begin{bmatrix} i_{y} \\ v_{x} \\ i_{z} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 \\ 1 & 0 & 0 \\ 0 & 1 & 0 \end{bmatrix} \begin{bmatrix} v_{y} \\ i_{x} \\ v_{z} \end{bmatrix}$$
(2.2)



รูปที่ 2.3 วงจร<mark>ส</mark>มมูลทา<mark>ง</mark>ไฟฟ้าของวงจร CCII

กล่าวได้ว่า การทำงานของวงจร CCII จะไม่มีกระแสไหลเข้าพอร์ต y หรือ  $i_{y} = 0$  ในขณะที่ แรงดันพอร์ต y จะถูกส่งผ่านไปยังพอร์ต x ( $v_{x} = v_{y}$ ) ซึ่งเป็นคุณสมบัติของวงจรตามแรงดัน ส่วน กระแสที่ไหลผ่านพอร์ต x จะถูกส่งผ่านไปยังพอร์ต z ( $i_{z} = i_{x}$ ) ซึ่งเป็นคุณสมบัติของวงจรตาม กระแส โดยในกรณีที่ทิศทางการไหลของกระแส  $i_{z}$  มีทิศทางเดียวกับกระแส  $i_{x}$  แล้ว จะเรียกวงจร CCII ชนิดนี้ว่า วงจรสายพานกระแสรุ่นที่สองแบบบวก (positive CCII) หรือวงจร CCII+ แต่ ในทางกลับกันในกรณีที่กระแส  $i_{z}$  มีทิศตรงกันข้ามกับกระแส  $i_{x}$  จะเรียกวงจร CCII ชนิดนี้ว่า วงจร สายพานกระแสรุ่นที่สองแบบลบ (negative CCII) หรือวงจร CCII- ดังนั้นจากคุณสมบัติการทำงาน ของวงจร CCII ที่ได้กล่าวมาข้างต้น สามารถเขียนเป็นวงจรสมมูลและสัญลักษณ์ทางไฟฟ้าได้ดังรูป ที่ 2.3 และ 2.4 ตามลำดับ



รูปที่ 2.4 สัญลักษณ์ทางไฟฟ้าของวงจร CCII (ก) วงจร CCII+ (ข) วงจร CCII-

จากแนวคิดและหลักการของวงจร CCII นี้ ได้มีผู้วิจัยนำไปพัฒนาและปรับปรุงโครงสร้าง ภายในวงจร CCII เพื่อให้มีประสิทธุภาพการทำงานที่สูงขึ้นจำนวนมากในช่วงเวลาสองถึงสาม ทศวรรษที่ผ่านมา โดยเฉพาะหลักการออกแบบวงจร CCII ที่อาศัยคุณสมบัติของวงจร ทรานส์ ลิเนียร์ (translinear) ซึ่งนำเสนอขึ้นโดย A. Fabre และคณะ ทำให้วงจร CCII ชนิดนี้เป็นอีกทางเลือก หนึ่งที่ได้รับการยอมรับและนิยมนำไปออกแบบวงจรประมวลผลสัญญาณแอนะล็อกอย่าง แพร่หลายเช่นกัน

### 2.5 วงจรสายพานกระแสรุ่นที่สองค<mark>วบ</mark>คุมด้วยกระแส (CCCII)

A. Fabre และคณะได้ทำการพัฒนาโครงสร้างของวงจร CCII ขึ้นในปี ค.ศ. 1995 โดยตั้งชื่อ ว่า วงจรสายพานกระแสรุ่นที่สองควบคุมด้วยกระแส (second generation current controlled conveyor) หรือวงจร CCCII (A. Fabre, O. Saaid, F. Wiest and C. Boucheron, 1995) ซึ่งอาศัย หลักการของวงจรทรานส์ลิเนียร์ เพื่อทำการปรับหรือกำหนดตัวด้านทานแฝงที่พอร์ต x (parasitic resistance, *R*,) ได้ด้วยกระแสไบอัสจากภายนอก ดังนั้นจึงทำให้วงจร CCCII ที่ได้พัฒนาขึ้นมีความ น่าสนใจ คือ สามารถนำไปออกแบบสังเคราะห์วงจรแอนะถือกได้โดยไม่จำเป็นต้องใช้ตัวด้านทาน พาสซีฟจากภายนอก อีกทั้งยังสามารถควบคุมสมรรถนะการทำงานของวงจรที่ได้ออกแบบขึ้นด้วย วิธีการทางอิเล็กทรอนิกส์

วงจร CCCII ยังคงเป็นอุปกรณ์แอคทีฟที่ประกอบด้วยสามพอร์ต ได้แก่ พอร์ต x, y และ z โดยมีคุณสมบัติทางไฟฟ้าของพอร์ตทั้งสามเช่นเดียวกับวงจร CCII แต่สำหรับวงจร CCCII จะ ปรากฏค่าความต้านทานแฝงทางค้านพอร์ต x ซึ่งสามารถควบคุมด้วยกระแสไบอัส ดังนั้นวงจร สมมูลทางไฟฟ้าของวงจร CCCII จึงเขียนได้ดังรูปที่ 2.8 ซึ่งจะเห็นได้ว่าคุณสมบัติที่แตกต่างกัน อย่างชัดเจนระหว่างวงจร CCCII กับวงจร CCII แบบเดิม คือ วงจร CCCII นั้นจำเป็นต้องคำนึงถึง ก่าความต้านทานแฝงที่เกิดขึ้นภายในพอร์ต x หรือ  $R_i$  ด้วย โดยที่ก่าความต้านทานดังกล่าวจะมีก่า ขึ้นอยู่กับกระแสไบอัส ( $I_o$ ) ของวงจร จากคุณสมบัติที่ได้กล่าวมาข้างต้นสามารถเขียนอธิบาย ความสัมพันธ์ระหว่างแรงดันกับกระแสของวงจร CCCII ได้ดังนี้

$$\begin{bmatrix} i_{y} \\ v_{x} \\ i_{z} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 \\ 1 & R_{x} & 0 \\ 0 & \pm 1 & 0 \end{bmatrix} \begin{bmatrix} v_{y} \\ i_{x} \\ v_{z} \end{bmatrix}$$
(2.3)

โดยเครื่องหมาย ± แสดงถึงทิศทางการใหลเข้าหรือออกจากพอร์ตของกระแส i<sub>x</sub> กับ i<sub>z</sub> ที่มีทิศทาง เดียวกันและทิศทางตรงกันข้ามกัน ตามลำดับ กรณีกระแส i<sub>x</sub> กับ i<sub>z</sub> มีทิศทางเหมือนกันจะจัดเป็น วงจร CCCII แบบบวก หรือวงจร CCCII+ และกรณีกระแส i<sub>x</sub> กับ i<sub>z</sub> มีทิศทางตรงกันข้ามจะจัดเป็น วงจร CCCII แบบอบ หรือวงจร CCCII- สัญลักษณ์ทางไฟฟ้าของวงจร CCCII+ และวงจร CCCII-สามารถเขียนได้ดังรูปที่ 2.6



รูปที่ 2.6 สัญลักษณ์ทางไฟฟ้าของวงจร CCCII (ก) วงจร CCCII+ (ข) วงจร CCCII-

รายละเอียดโครงสร้างของวงจร CCCII ที่สร้างจากเทคโนโลยีทรานซิสเตอร์แบบ ใบโพลาร์ วงจรภาคอินพุตระหว่างพอร์ต y กับ x ประกอบขึ้นจากวงรอบทรานส์ลิเนียร์ (Translinear loop) ซึ่งเป็นส่วนของวงจรที่ทำให้เกิดค่าความด้านทานแฝง  $R_x$  ที่พอร์ต x ขึ้น สำหรับ กลุ่มของวงจรสะท้อนกระแสจะทำหน้าที่ส่งผ่านกระแสไบอัส  $I_o$  ให้กับวงรอบทรานส์ลิเนียร์และ ส่งผ่านกระแสที่พอร์ต x ( $i_x$ ) ไปปรากฏยังพอร์ต z ( $i_z$ ) ดังนั้นอาศัยคุณสมบัติของวงรอบทรานส์ ลิเนียร์ จะทำให้ได้ก่าความด้านแฝงภายในพอร์ต x เท่ากับ

$$R_x = \frac{V_T}{2I_O} \tag{2.4}$$

ซึ่งแสดงให้เห็นว่าเราสามารถกำหนดค่า R<sub>x</sub> ได้ด้วยการควบคุม I<sub>o</sub> ของวงจร CCCII โดยคุณสมบัติ ดังกล่าวมักถูกนำไปประยุกต์ใช้ทางด้านการออกแบบวงจรแอนะล็อก เพื่อให้สามารถปรับค่าได้ ด้วยวิธีการทางอิเล็กทรอนิกส์



รูปที่ 2.7 รายละเอียดโครงสร้างวงจร CCCII แบบใช้เทคโนโลยีทรานซิสเตอร์แบบไบโพลาร์ (ก) วงจร CCCII+ (ง) วงจร CCCII-



(ข)

รูปที่ 2.8 รายละเอียดโครงสร้างวงจร CCCII แบบใช้เทคโนโลยีทรานซิสเตอร์แบบมอส (ก) วงจร CCCII+ (ง) วงจร CCCII-

จากโครงสร้างของวงจรในรูปที่ 2.7 เมื่อทำการสร้างวงจร CCCII โดยใช้ทรานซิสเตอร์ แบบมอสก็จะเป็นดังรูปที่ 2.8 กรณีนี้เมื่อกำหนดให้ทรานซิสเตอร์ทุกตัวในวงจรถูกไบอัสให้ทำงาน ในสภาวะอิ่มตัว (saturation region) แล้ว จะได้ก่ากวามต้านแฝงภายในพอร์ต x เท่ากับ

$$R_x = \frac{1}{\sqrt{K_n C_{ox} \frac{W}{L} I_O}}$$
(2.5)

เมื่อ K คือ ค่าคงที่ "คือ ค่าความคล่องตัวของอิเล็กตรอน (electron mobility) ในทรานซิสเตอร์ชนิด NMOS C<sub>ox</sub> คือ ค่าความจุไฟฟ้าชั้นออกไซด์ต่อหน่วยพื้นที่ (oxide capacitance per unit area) W และ L คือ ความกว้างและความยาวของช่องนำกระแส (channel width and length) ตามลำดับ สมการ (2.5) แสดงให้เห็นว่าค่าของ R<sub>x</sub> ในกรณีนี้ยังคงปรับแต่งค่าได้ด้วย I<sub>o</sub> แต่มีคุณสมบัติไม่เป็น เชิงเส้น

#### **2.6 วงจร DDCC และวงจร DVCC**

วงจร DDCC (differential difference current conveyor) เป็นอุปกรณ์แอกทีฟอีกชนิดหนึ่งที่ ถูกนำเสนอขึ้นในปี ค.ศ. 1996 โดย W. Chui และกณะ (W. Chiu, S. I. Liu, H. W. Tsao and J. J. CHEN, 1996) มีแนวทางการพัฒนามาจากการนำข้อคืของทั้งวงจรสายพานกระแสรุ่นที่สอง (CCII) และวงจร DDA (differential difference amplifier) มาผนวกเข้าค้วยกัน โดยการเปลี่ยนแปลงพอร์ต อินพุด y ของวงจร CCII จากเดิมให้กลายเป็นสามพอร์ด คือ พอร์ตอินพุด y<sub>1</sub>, y<sub>2</sub> และ y<sub>3</sub> โดยใช้ หลักการรวมสัญญาณของวงจร DDA และกำหนดให้แรงคันที่พอร์ต x มีค่าเท่ากับผลรวมของ สัญญาณแรงคันอินพุดทั้งสาม ( $v_x = v_{y1} - v_{y2} + v_{y3}$ ) ทำให้มีความยึดหยุ่นในการนำไปออกแบบวงจร ประยุกต์ใช้งาน ซึ่งวงจรสมมูลและสัญลักษณ์ทางไฟฟ้าของวงจร DDCC เป็นดังรูปที่ 2.9 และ 2.10 ตามลำดับ โดยที่ พอร์ด y<sub>1</sub>, y<sub>2</sub> และ y<sub>3</sub> เป็นพอร์ตแรงดันอินพุดที่มีอิมพิแดนซ์สูง พอร์ด x เป็นพอร์ด กระแสเอาด์พุดที่มีอิมพิแดนซ์ด่ำ และพอร์ด z+ และ พอร์ด z- เป็นพอร์ตกระแสเอาด์พุดที่มีอิมพิ แดนซ์สูง โกรงสร้างวงจร DDCC โดยใช้ทรานซิสเตอร์แบบมอสจะเป็นดังรูปที่ 2.11 และ กุณสมบัติระหว่างแรงดันกับกระแสของวงจร DDCC ในทางอุดมกดิ สามารถเขียนอธิบาย ความสัมพันธ์ได้ ดังนี้



รูปที่ 2.<mark>9 วง</mark>จรสมมูลทางใฟฟ้าของวงจร DDCC



รูปที่ 2.10 สัญลักษณ์ทางไฟฟ้าของวงจร DDCC



รูปที่ 2.11 รายละเอียด โครงสร้างวงจ<mark>ร DD</mark>CC แบบใช้เทค โนโลยีทรานซิสเตอร์แบบมอส

ต่อมาในปี ค.ศ. 1997 H. O. Elwan และ A. M. Soliman (O. H. Elwan and A. M. Soliman, 1997) ใด้นำเสนอวงจรสายพานกระแสในอีกรูปแบบหนึ่งที่เรียกว่า วงจร differential voltage current conveyor หรือวงจร DVCC ซึ่งมีคุณสมบัติเช่นเดียวกันกับวงจร DDCC แตกต่างกันตรงที่ พอร์ตอินพุต y<sub>3</sub> ในวงจร DVCC จะทำการต่อลงกราวค์ ( $v_{y_3} = 0$ ) จึงทำให้แรงคันที่พอร์ต x ของวงจร DVCC มีค่าเป็นผลต่างระหว่างแรงคันอินพุตที่พอร์ต y<sub>1</sub> และ y<sub>2</sub> ( $v_x = v_{y_1} - v_{y_2}$ ) ซึ่งวงจรสมมูลและ สัญลักษณ์ทางไฟฟ้าของวงจร DDCC เป็นดังรูปที่ 2.12 และ 2.13 ตามลำดับ โดยที่ พอร์ต y<sub>1</sub> และ y<sub>2</sub> เป็นพอร์ตแรงคันอินพุตที่ยังคงมีอิมพิแคนซ์สูง ส่วนพอร์ตอื่นๆ ยังคงเหมือนกับวงจร DDCC ดังจะ เห็นได้จากโครงสร้างวงจร DVCC โดยใช้ทรานซิสเตอร์แบบมอสจะเป็นดังรูป 2.14 และสามารถ เขียนอธิบายความสัมพันธ์ระหว่างแรงดันกับกระแสของวงจร DVCC ได้ดังนี้

$$\begin{bmatrix} i_{y_1} \\ i_{y_2} \\ v_x \\ i_z \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ 1 & -1 & 0 & 0 \\ 0 & 0 & 1 & 0 \end{bmatrix} \begin{bmatrix} v_{y_1} \\ v_{y_2} \\ i_x \\ v_z \end{bmatrix}$$
(2.7)



รูปที่ 2.13 สัญลักษณ์ทางไฟฟ้าของวงจร DVCC



รูปที่ 2.14 รายละเอียด โครงสร้างวงจร DVCC แบบใช้เทค โน โลยีทรานซิสเตอร์แบบมอส

#### 2.7 วงจร OTA

วงจรงยายค่าความนำ (operational transconductance amplifier) หรือวงจร OTA ถือว่าเป็น อุปกรณ์แอคทีฟอีกตัวหนึ่งที่ได้รับความนิยมนำมาออกแบบเป็นวงจรประมวลผลสัญญาณแอนะ -ลีอกทั้งในโหมดแรงดันและโหมดกระแส (R. L. Geiger and E. Sanchez-Sinencio, 1985) ซึ่งกล่าว ได้ว่าวงจร OTA เป็นวงจรที่ทำหน้าที่เปลี่ยนแรงดันให้กลายเป็นกระแส (voltage-to-current conveyor, V-I) ประเภทหนึ่ง สัญลักษณ์และวงจรสมมูลในทางอุดมคติของวงจร OTA แสดงได้ดัง รูปที่ 2.15 และ 2.16 ตามลำดับ โดยความสัมพันธ์ระหว่างกระแสเอาต์พุตกับแรงดันอินพุตผลต่าง จะอยู่ในรูปอัตราขยายค่าความนำ (transcontance gain, *g*, ) ของวงจร ซึ่งสามารถควบคุมค่าได้ด้วย กระแสไบอัส *I*, จากภายนอก

โดยทั่วไปวงจร OTA สามารถแปรค่าอัตรางยายค่าความนำของวงจรได้ด้วยวิธีการทาง อิเล็กทรอนิกส์ นอกจากนี้วงจร OTA ยังเป็นอุปกรณ์แอคทีฟที่ไม่จำเป็นต้องใช้ตัวด้านทานจาก ภายนอกในการสังเคราะห์วงจร ทำให้วงจร OTA มีความเหมาะสมอย่างมากกับแนวทางการนำไป ออกแบบสร้างวงจรรวม ดังนั้นจึงมีผู้นำเสนอผลงานวิจัยเกี่ยวกับการออกแบบวงจรประมวลผล สัญญาณแอนะล็อกโดยใช้วงจร OTA เป็นอุปกรณ์แอคทีฟขึ้นอย่างมากมายในช่วงเวลาที่ผ่านมา (J. Wu, 1994; R. Nawrocki and U. Klein, 1998; R. Senani, 1998; H. P. Chen, Y. Z. Liao and W. T. Lee, 2009)



รูปที่ 2.15 วงจรสมมูลทางไฟฟ้าของวงจร OTA



รูปที่ 2.16 สัญลักษณ์ทางไฟฟ้าของวงจร OTA



รูปที่ 2.17 โครงสร้างภายในของวง<mark>จ</mark>ร OTA แบบใช้เทคโนโลยีทรานซิสเตอร์แบบมอส

รูปที่ 2.17 แสดงรายละเอียดพื้นฐานภายในของวงจร OTA ที่มีโครงสร้างแบบสมมาตร (balanced OTA) โดยใช้ทรานซิสเตอร์แบบมอส ซึ่งประกอบด้วยส่วนของวงจรขยายผลต่าง (differential amplifier) ทำหน้าที่เป็นวงจรภาคอินพุตที่มีวงจรสะท้อนกระแส (current mirror) เป็น โหลดแบบแอคทีฟ และในส่วนเอาต์พุตจะประกอบด้วยวงจรสะท้อนกระแส ที่รับสัญญาณจาก วงจรภาคอินพุตส่งผ่านไปยังเอาต์พุตของวงจร OTA ดังนั้นกระแสเอาต์พุตของวงจร OTA จึงมีค่า เท่ากับ

$$i_{o} = g_{m}(v^{+} - v^{-}) = g_{m}v_{id}$$

$$g_{m} = \sqrt{I_{B}\mu C_{OY}(W/L)}$$
(2.8)
(2.9)

เมื่อ I<sub>B</sub> คือ ค่ากระแส ใบอัส µ คือ ความคล่องตัวของพาหะ (mobility of carrier) C<sub>a</sub> คือ ค่าความจุ ใฟฟ้าชั้นออกไซด์ต่อหน่วยพื้นที่ W และ L คือ ความกว้างและความยาวของช่องนำกระแส (channel width and length) ตามลำคับ

โดยที่

หากเลือกออกแบบวงจร OTA ให้มีหลายเอาต์พุต เพื่อความสะควกและเหมาะสมกับการ ต่อวงจรในรูปแบบป้อนกลับและช่วยทำให้การสังเคราะห์วงจรสามารถทำได้ง่ายขึ้น ซึ่งวงจร OTA ในลักษณะนี้เรียกว่า วงจร MO-OTA (multi-output OTA) ดังจะเห็นได้จากวงจรสมมูลและ โครงสร้างของวงจรแบบสมมาตรที่ใช้เทคโนโลยีทรานซิสเตอร์แบบมอสในรูปที่ 2.21 และ 2.22 ตามลำดับ



รูปที่ 2.19 รายละเอียควงจรพื้นฐานภายในของวงจร MO-OTA แบบใช้เทคโนโลยีทรานซิสเตอร์ แบบมอส

#### 2.8 **วงจร CCCTA**

วงจร CCCTA ถือว่าเป็นอุปกรณ์แอคทีฟชนิดหนึ่ง ซึ่งเกิดจากการนำวงจรสายพานกระแส แบบควบคุมด้วยกระแส (second generation current-controlled conveyor ; CCCII) ต่อร่วมกับ วงจรงยายค่าความนำ (transconductance amplifier; TA) โดยมีวงจรสมมูลทางไฟฟ้าและสัญลักษณ์ ทางไฟฟ้าแสดงดังรูปที่ 2.20 และ 2.21 ตามลำดับ จากรูปที่ 2.20 วงจร CCCTA ประกอบด้วยขั้ว อินพุดจำนวนสองขั้ว คือ ขั้ว x และขั้ว y และขั้วเอาต์พุดจำนวนสองขั้ว คือ ขั้ว z และขั้ว o โดยแต่ ละขั้วจะมีคุณสมบัติดังนี้ คือ ขั้ว x จะมีตัวด้านทานแฝง *R*, ต่ออนุกรมอยู่ ซึ่งสามารถปรับค่า *R*, ได้ จากแหล่งจ่ายกระสายจากภายนอก ขั้ว y จะเป็นขั้วเอาต์พุดที่มีค่าอิมพิแคนซ์สูง ในขณะที่ขั้ว z และ o เป็นขั้วเอาต์พุดที่มีค่าอิมพิแคนซ์สูงทั้งสองขั้ว คุณสมบัติของวงจร CCCTA สามารถเขียนใน รูปเมทริกซ์ได้ดังนี้

$$\begin{bmatrix} i_{y} \\ v_{x} \\ i_{z} \\ i_{o} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ R_{x} & 1 & 0 & 0 \\ 1 & 0 & 0 & 0 \\ 0 & 0 & g_{m} & 0 \end{bmatrix} \begin{bmatrix} i_{x} \\ v_{y} \\ v_{z} \\ v_{o} \end{bmatrix}$$
(2.10)

โดยที่  $R_x$  และ  $g_m$  คือตัวต้านทานแฝงภายในขั้ว x และอัตราขยายค่าความนำของวงจร CCCTA ตามลำดับ และใด้ทำการเพิ่มเติมขั้ว zc ซึ่งเป็นขั้วที่เกิดจากการสำเนากระแสจากวงจรตามกระแสที่ ขั้ว z ( $i_{zc} = i_z$ ) ดังนั้นค่าของ  $R_x$  และ  $g_m$  จะขึ้นอยู่กับกระแสไบอัส  $I_A$  และ  $I_B$  ตามลำดับ





รูปที่ 2.21 สัญลักษณ์ทางไฟฟ้าของวงจร CCCTA



รูปที่ 2.22 รายละเอียดโครงสร้างวงจร <mark>C</mark>CCTA แบบใช้เทคโนโลยีทรานซิสเตอร์แบบใบซีมอส

รูปที่ 2.22 แสดงรายละเอียดพื้นฐานภายในของวงจร CCCTA ที่โครงสร้างใช้ ทรานซิสเตอร์แบบไบซีมอส ซึ่งประกอบด้วยส่วนของวงจรสายพานกระแสแบบควบคุมด้วย กระแสทำหน้าที่เป็นวงจรภาคอินพุต และในส่วนเอาต์พุตจะประกอบด้วยวงจรขยายค่าความนำ ซึ่งทั้งหมดนี้จะกล่าวถึงและนำเสนอในบทต่อไป

#### 2.9 วงจร VDTA

วงจร VDTA (voltage differential transconductance amplifier) เป็นอุปกรณ์แอกทีฟชนิด หนึ่ง แสดงดังรูปที่ 2.23 สัญลักษณ์ทางไฟฟ้าของวงจร VDTA โดยขั้ว p และ n เป็นขั้วผลต่างของ แรงดันอินพุต ขั้ว z และขั้ว x เป็นขั้วกระแสเอาต์พุต ซึ่งในทุกขั้วของวงจร VDTA จะมีก่าอิมพิ-แดนซ์ที่สูง ความสัมพันธ์ระหว่างแรงดันกับกระแส สามารถอธิบายได้ดังนี้

$$i_p = i_n = 0,$$
  $i_z = g_{mF}(v_p - v_n)$  If  $i_x = g_{mS}v_z$  (2.11)



รูปที่ 2.23 สัญลักษณ์ทางไฟฟ้าของวงจร VDTA

จากความสัมพันธ์ข้างต้นของวงจร VDTA จะเห็นได้ว่าผลต่างของแรงคันที่ขั้วอินพุต ( $v_p - v_n$ ) จะถูกเปลี่ยนเป็นกระแสเอาต์พุตที่ขั้ว z ( $i_2$ ) ด้วยอัตราขยายค่าความนำตัวที่หนึ่ง (first transconductance gain,  $g_{mF}$ ) และแรงคันที่ขั้ว z ( $v_2$ ) จะถูกเปลี่ยนเป็นกระแสเอาต์พุตที่ขั้ว x ( $i_x$ ) ด้วย อัตราขยายค่าความนำตัวที่หนึ่ง (first transconductance gain,  $g_{mF}$ ) และแรงคันที่ขั้ว z ( $v_2$ ) จะถูกเปลี่ยนเป็นกระแสเอาต์พุตที่ขั้ว x ( $i_x$ ) ด้วย อัตราขยายค่าความนำตัวที่สอง (second transconductance gain,  $g_{mS}$ ) โดยอัตราขยายค่าความนำ  $g_{mF}$  และ  $g_{mS}$  สามารถควบคุมได้ด้วยวิธีการทางอิเล็กทรอนิกส์ ซึ่งโครงสร้างภายในของวงจร VDTA แบบใช้เทคโนโลยีทรานซิสเตอร์แบบซีมอสแสดงได้ดังรูปที่ 2.24



รูปที่ 2.24 รายละเอียดโครงสร้างภายในของวงจร VDTA แบบใช้เทคโนโลยีทรานซิสเตอร์แบบ ซีมอส

### 2.10 วงจร VDBA ที่มีโครงสร้างแบบใบซีมอส

วงจร VDBA (voltage differential buffer amplifier) คือ อุปกรณ์แอคทีฟชนิดหนึ่งที่มี สัญลักษณ์ทางไฟฟ้าแสดงได้ดังรูปที่ 2.25 และมีความสัมพันธ์ระหว่างแรงดันกับกระแส สามารถ อธิบายได้ดังนี้

$$i_p = i_n = 0,$$
  $i_z = g_m (v_p - v_n)$  IIGE  $v_w = v_z$  (2.12)

โดยที่ <sub>Sm</sub> คือ อัตราขยายค่าความนำ (transconductance gain) ของวงจร VDBA โดยทั่วไปแล้วค่า <sub>Sm</sub> สามารถควบคุมได้จากแหล่งจ่ายแรงดันหรือแหล่งจ่ายกระแสจากภายนอก

โครงสร้างภายในของวงจร VDBA แบบใช้เทคโนโลยี ใบซีมอส ที่นำเสนอคังแสคงในรูป ที่ 2.26 ประกอบไปด้วยส่วนที่เป็นอินพุต คือ วงจรขยายค่าความนำ (M<sub>1</sub>-M<sub>2</sub> และ Q<sub>1</sub>-Q<sub>6</sub>) และส่วนที่
เป็นเอาต์พุต คือ วงจรตามแรงคัน (M4-M7) ซึ่งพบว่าอัตราขยายค่าความนำ  $g_m$  ในส่วนอินพุตของ วงจร VDBA จะมีค่าเท่ากับ



เมื่อ  $V_{_T}$  คือ ค่าแรงดันความร้อน (thermal voltage) ซึ่งมีค่าประมาณ 26 mV ที่อุณหภูมิ 27°C

## 2.11 วงจร VDIBA ที่มีโครงสร้างแบบใบซีมอส

วงจร VDIBA (voltage differential invert buffer amplifier) เป็นอุปกรณ์แอคทีฟที่มี คุณสมบัติทางด้านอินพุตมีค่าอิมพีแดนซ์สูง ที่ขั้ว p และขั้ว n ซึ่งจะทำให้กระแสที่ไหลเข้าขั้ว p และ ขั้ว n มีค่าเป็น 0 ในส่วนของกระแสเอ๊าต์พุตของอุปกรณ์ที่ขั้ว z จะมีค่าอิมพีแดนซ์ต่ำ และมีการส่ง แรงคันแบบกลับเฟสไปที่ขั้ว w- ของอุปกรณ์ คังแสคงสัญลักษณ์ทางไฟฟ้าในรูปที่ 2.27 และวงจร สมมูลทางไฟฟ้าของวงจร VDIBA แสคงในรูปที่ 2.28



รูปที่ 2.27 สัญลักษณ์ทางใ<mark>ฟฟ้</mark>าของวงจร VDIBA แบบใบซีมอส



รูปที่ 2.28 วงจรสมมูลทางไฟฟ้าของวงจร VDIBA แบบใบซีมอส

ความสัมพันธ์ระหว่างแรงคันกับกระแส สามารถอธิบายในสมการที่ 2.14 โครงสร้าง ภายในของวงจร VDIBA แบบใช้เทคโนโลยีใบซีมอส ที่นำเสนอดังแสดงในรูปที่ 2.29 ประกอบไป ด้วยส่วนที่เป็นอินพุต คือ วงจรขยายก่าความนำ (M<sub>1</sub>-M<sub>2</sub> และ Q<sub>1</sub>-Q<sub>6</sub>) และส่วนที่เป็นเอาต์พุต คือ วงจรตามแรงดัน (M<sub>4</sub>-M<sub>5</sub>) ซึ่งพบว่าอัตราขยายก่าความนำ g<sub>m</sub> ในส่วนอินพุตของวงจร VDIBA จะมี ก่าเท่ากับดังแสดงในสมการที่ 2.15

$$\begin{bmatrix} i_{p} \\ i_{n} \\ i_{z} \\ v_{w-} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_{m} & -g_{m} & 0 & 0 \\ 0 & 0 & -1 & 0 \end{bmatrix} \begin{bmatrix} v_{p} \\ v_{n} \\ v_{z} \\ i_{w-} \end{bmatrix}$$
(2.14)

้อัตราขยายค่าความนำ <sub>Sm</sub> ในส่วนอินพุตของวงจร VDIBA มีค่าเท่ากับ

$$g_m = \frac{I_B}{V_T} \tag{2.15}$$

### เมื่อ $V_{\scriptscriptstyle T}$ คือ ค่าแรงดันความร้อน ซึ่งมีค่าประมาณ 26 mV ที่อุณหภูมิ 27°C



รูปที่ 2.29 รายละเอียดโครงสร้างภายในของวงจร VDIBA แบบใบซีมอส

## 2.12 งานวิจัยที่เกี่ยวข้องกับงานที่นำเสนอ

จากการศึกษากั้นกว้างานวิจัยที่เกี่ยวข้องกับการออกแบบวงจรเลียนแบบอุปกรณ์ อิเล็กทรอนิกส์โดยใช้อุปกรณ์แอกทีฟ ซึ่งพบว่ามีการเลือกใช้อุปกรณ์แอกทีฟหลากหลายชนิดที่ แตกต่างกัน ในอดิตกลุ่มนักวิจัยได้มีการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำโดยใช้อุปกรณ์แอก ทีฟจำนวน 4 ตัว คือ CCII และ CCCII ต่อร่ามกับตัวต้านทานจำนวน 2 ตัว และตัวเก็บประจุต่อลง กราวด์จำนวน 1 ตัว ซึ่งสามารถปรับเปลี่ยนก่าความเหนี่ยวนำด้วยวิธีทางอิเล็กทรอนิกส์ (W. Kiranon and P. Pawarangkoon, 1997) จากนั้นต่อมามีกลุ่มวิจัยออกแบบวงจรด้วยการเลือกให้ CCII จำนวน 2 ตัว ตัวต้านทาน จำนวน 3 ตัว และตัวเก็บประจุ จำนวน 1 ตัว ในการออกแบบวงจร เลียนแบบตัวเหนี่ยวนำ (P.V. Ananda Mohan, 1998) ต่อมาในไม่นานมานี้มีการออกแบบวงจร เลียนแบบตัวเหนี่ยวนำแบบลอยตัวด้วยอุปกรณ์แอกทีฟ CDTA จำนวน 3 ตัว ต่อร่วมกับตัวเก็บ ประจุ 1 ตัว (Dinesh Prasad, D. R. Bhaskar, A. K. Singh, 2010) ต่อจากนั้นไม่นานได้มีการพัฒนา ใช้วงจร CBTA จำนวน 2 ตัว และใช้อุปกรณ์พาสซีพ จำนวน 3 ตัว (Umut Engin Ayten, Mehmet Sagbas, Norbert Herencsar, Jaroslav Koton, 2012) จากการศึกษางานวิจัยที่เกี่ยวข้องที่ได้นำเสนอขึ้นในบทนี้ มีทั้งข้อดี และข้อด้อยแตกต่างกัน ไป ซึ่งพบว่ามีการใช้อุปกรณ์แอคทีฟ และอุปกรณ์พาสซีฟจำนวนมาก อีกทั้งยังคงใช้อุปกณ์พาสซีฟ แบบลอยตัว ซึ่งไม่เหมาะในการออกแบบวงจรรวม นอกจากนี้ในบางวงจรยังไม่สามารถควบคุมค่า อุปกรณ์ได้ด้วยวิธีทางอิเล็กทรอนิกส์อีกด้วย

| ผู้นำเสนอ             | เรื่อง                                                         | ป็   |
|-----------------------|----------------------------------------------------------------|------|
| W.Kiranon และ         | Floating inductance simulation based on current conveyors      | 1997 |
| P.Pawarangkoon        |                                                                |      |
| M.T. Abuelma'atti     | Floating inductance simulation based on current conveyors      | 1998 |
| Costas                | Current amplifier based grounded and floating inductance       | 2006 |
| Psychalinosa และ      | simulators                                                     |      |
| Asimina Spanidou      |                                                                |      |
| E. Yuce               | On the implementation of the floating simulators employing a   | 2007 |
|                       | single active element                                          |      |
| Dalibor Biolek,       | Active Elements for Analog Signal Processing: Classification,  | 2008 |
| Raj Senani, Viera     | Review, and New Proposals                                      |      |
| Biolková แถะ          |                                                                |      |
| Zden <b>Ě</b> k Kolka | 100                                                            |      |
| Mehmet Sagbasa,       | Electronically tunable floating inductance simulator           | 2009 |
| Umut E. Aytenb,       | <sup>ัก</sup> ยาลัยเทคโนโลยี <sup>สุร</sup> ั                  |      |
| Herman Sedefb         |                                                                |      |
| และMuhammed           |                                                                |      |
| Koksalc               |                                                                |      |
| ErkanYuce a แถะ       | Novel floating simulated inductors with wider operating-       | 2009 |
| ShahramMinaei         | frequency ranges                                               |      |
| E. Yuce               | CCII-Based Grounded to Floating Immittance Converter and a     | 2006 |
|                       | Floating Inductance Simulator", Analog Integrated Circuits and |      |
|                       | Signal Processing                                              |      |

## ตารางที่ 2.1 ปริทัศน์วรรณกรรมและงานวิจัยที่เกี่ยวข้อง

| d            |                   |                          |       |
|--------------|-------------------|--------------------------|-------|
| ตารางที่ 2.1 | ปริทัศน์วรรณกรรมแ | เละงานวิจัยที่เกี่ยวข้อง | (ต่อ) |

| ผู้นำเสนอ          | เรื่อง                                                            | ๆ    |
|--------------------|-------------------------------------------------------------------|------|
| Fırat Kacar และ    | Novel grounded parallel inductance simulators realization using a | 2010 |
| AbdullahYes-il     | minimum number of active and passive components                   |      |
| Dinesh Prasad, D.  | New Grounded and Floating Simulated Inductance Circuits using     | 2010 |
| R. Bhaskar แถะ     | Current Differencing Transconductance Amplifiers                  |      |
| A.K. Singh         |                                                                   |      |
| M.A. Ibrahim,      | Lossy/Lossless Floating/Grounded Inductance Simulation            | 2012 |
| S.Minaei, E. Yuce, | Using One DDCC                                                    |      |
| N.Herencsar และ    |                                                                   |      |
| J.Koton            |                                                                   |      |
| E. Yuce            | A novel floating simulation topology composed of only             | 2010 |
|                    | grounded passive elements                                         |      |
| D.Prasad ແລະ D.    | Grounded and Floating Inductance Simulation Circuits Using        | 2012 |
| R. Bhaskar         | VDTA <b>s</b>                                                     |      |
| Roman Sotner, Jan  | Voltage Differencing Buffered/Inverted Amplifiers and Their       | 2013 |
| Jerabek แถะ        | Applications for Signal Generation                                |      |
| Norbert Herencsar  |                                                                   |      |
| N.Herencsar,       | New resistorless and electronically tunable realization of dual-  | 2013 |
| S.Minaei,          | output VM all-pass filter using VDIBA                             |      |
| J.Koton, E.Yuce    | <sup>(อ)</sup> กยาลังเทอโมโลยีสีรีรั                              |      |
| และ K.Vrba         | GOILIFICIC                                                        |      |
| Abdullah Yesil,    | Lossless grounded inductance simulator employing single VDBA      | 2013 |
| Firat Kacar และ    | and its experimental band-pass filter application                 |      |
| Koray Gürkan       |                                                                   |      |
| F.Kacara,          | Positive/negative lossy/lossless grounded inductance simulators   | 2014 |
| A.Yesila,          | employing single VDCC and only two passive elements               |      |
| S.Minaeib และ      |                                                                   |      |
| H.Kuntman          |                                                                   |      |

| ผู้นำเสนอ      | เรื่อง                                                          | ปี   |
|----------------|-----------------------------------------------------------------|------|
| Worapong       | Simple BiCMOS realization of full balanced voltage differencing | 2014 |
| Tangsrirat     | buffered amplifier                                              |      |
| Halil Alpaslan | Inverting CFOA Based Lossless and Lossy Grounded Inductor       | 2015 |
| และ Erkan Yuce | Simulators                                                      |      |





## บทที่ 3 ทฤษฎีและหลักการที่เกี่ยวข้อง

#### 3.1 กล่าวนำ

เนื้อหาในบทนี้จะกล่าวถึงรายละเอียดของทฤษฎีและหลักการทำงานพื้นฐานที่เกี่ยวข้อง ใน การออกแบบและสังเคราะห์วงจรฟังก์ชันแอนะล็อกที่ใช้สำหรับการออกแบบวงจรเรียบแบบตัว เหนี่ยวนำแบบลอยตัวและวงจรเรีบยแบบตัวเก็บประจุแบบลอยตัว โดยใช้วงจร VDIBA (voltage differencing inverting buffered amplifier) เป็นอุปกรณ์หลักในการออกแบบ โดยเนื้อหาจะ ประกอบด้วยการวิเคราะห์คุณสมบัติในทางอุดมคติและทางปฏิบัติ การออกแบบและสังเคราะห์ วงจร VDIBA โครงสร้างภายในที่ใช้อุปกรณ์ทรานซีสเตอร์ร่วมกับมอสทรานซีสเตอร์ แสดงผลการ จำลองคุณสมบัติทำงานของวงจรด้วยโปรแกรม PSPICE และทำการเปรียบเทียบผลการจำลองกับ ผลทดสอบอุปกรณ์จริงด้วยไอซีเบอร์ CA3080 ต่อร่วมกับไอซีเบอร์ LF356 เพื่อยืนยันผลที่ได้จาก การออกแบบวงจร

#### 3.2 วงจร VDIBA

วงจร VDIBA เป็นอุปกรณ์แอคทีฟ ชนิดหนึ่ง ซึ่งถูกพัฒนาขึ้นโดยมีวัตถุประสงค์เพื่อใช้ใน การออกแบบและสังเคราะห์วงจรประมวลผลสัญญาณ เนื่องจากมีคุณสมบัติเค่น คือสามารถปรับ อัตราขยายค่าความนำ (transconductance gain) ของวงจรได้ด้วยวิธีการทางอิเล็กทรอนิกส์ โดยการ แปรค่ากระแสไบอัสจากภายนอก อีกทั้งโครงสร้างของวงจรไม่ซับซ้อน วงจรมีขนาดเล็ก และ สิ้นเปลืองกำลังไฟฟ้าต่ำ วงจร VDIBA ประกอบด้วย วงจรขยายค่าความนำ และวงจรตามแรงคัน ซึ่งทำหน้าที่ส่งผ่านแรงคันอินพูตไปยังเอาต์พุต โดยอัตราขยายของวงจรมีค่าเท่ากับหนึ่ง

### 3.3 คุณสมบัติของวงจร VDIBA ในทางอุดมคติ

วงจร VDIBA เป็นอุปกรณ์แอคทีฟที่ประกอบด้วยสองส่วน คือ วงจรขยายค่าความนำ และวงจรตามแรงดัน สัญลักญณ์และวงจรสมมูลทางไฟฟ้าของวงจร VDIBA ในทางอุดมคติ สามารถแสดงความสอดคล้องความสัมพันธ์ระหว่างกระแสไฟฟ้ากับแรงดันไฟฟ้าดังรูปที่ 3.1

$$\begin{bmatrix} i_{p} \\ i_{n} \\ i_{z} \\ v_{w-} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_{m} & -g_{m} & 0 & 0 \\ 0 & 0 & -1 & 0 \end{bmatrix} \begin{bmatrix} v_{p} \\ v_{n} \\ v_{z} \\ i_{w-} \end{bmatrix}$$
(3.1)

โดยที่ <sub>Sm</sub> คือ อัตราขยายค่าความนำของวงจร VDIBA หลักการทำงานพื้นฐานของวงจร VDIBA เกิดจากผลต่างแรงคันที่ขั้วอินพุต (v<sub>p</sub> – v<sub>n</sub>) จะถูกเปลี่ยนไปเป็นกระแสที่ขั้ว z (i<sub>2</sub>) ผ่านอัตราขยายค่า ความนำของวงจร และแรงคันที่ตกคร่อม ที่ขั้ว z (v<sub>2</sub>) จะถูกส่งผ่านไปยังขั้ว w



รูปที่ 3.1 วงจร VDIBA ในทางอุดมุกติ (ก) สัญลักษณ์ทางไฟฟ้า (ข) วงจรสมมูลทางไฟฟ้า

#### 3.4 คุณสมบัติของวงจร VDIBA ในทางปฏิบัติ

ในทางปฏิบัติจะพิจารณาถึงกรณีความไม่เป็นอุคมคติ (non-ideal) ของวงจร VDIBA สามารถ เขียนอธิบายได้ดังรูปที่ 3.2 ซึ่งจะเห็นว่าประกอบด้วยอิมพีแดนซ์แฝงที่ขั้วอินพุต p (r<sub>p</sub>//C<sub>p</sub>) และ n (r<sub>n</sub>//C<sub>n</sub>) ตามลำดับ อิมพีแดนซ์แฝงที่ขั้วเอาต์พุต z (r<sub>z</sub>//C<sub>z</sub>) และความต้านทานแฝง ที่ขั้ว w (r<sub>w</sub>) ดังนั้น ในกรณีนี้จึงสามารถเขียนอธิบายคุณสมบัติการทางานของวงจร VDIBA ในทางปฏิบัติได้ใหม่ดังเมทริกซ์ต่อไปนี้

$$\begin{bmatrix} i_{p} \\ i_{n} \\ i_{z} \\ v_{w-} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ rg_{m} & -rg_{m} & 0 & 0 \\ 0 & 0 & -s & 0 \end{bmatrix} \begin{bmatrix} v_{p} \\ v_{n} \\ v_{z} \\ i_{w-} \end{bmatrix}$$
(3.2)

โดยที่  $\boldsymbol{\alpha} = 1 - \boldsymbol{\mathcal{E}}_{g_m}$  เมื่อ  $|\boldsymbol{\mathcal{E}}_{g_m}| \ll 1$  คือ ค่าความเบี่ยงเบนในการส่งผ่านอัตรางยายค่าความนำ (transconductance tracking error) ระหว่างขั้ว p และขั้ว n ส่งไปยังขั้ว z ในขณะที่  $\boldsymbol{\beta}_p = 1 - \boldsymbol{\mathcal{E}}_p$  และ  $\boldsymbol{\beta}_n = 1 - \boldsymbol{\mathcal{E}}_n$  เมื่อ  $|\boldsymbol{\mathcal{E}}_p| \ll 1$  และ  $|\boldsymbol{\mathcal{E}}_n| \ll 1$  คือ ค่าความคลาดเคลื่อนในการส่งผ่านแรงคัน (voltage tracking error) จากขั้ว z ไปยังขั้ว w-



รูปที่ 3.2 สัญลักษณ์<mark>ทา</mark>งไฟฟ้าข<mark>องว</mark>งจร VDIBA ในทางปฏิบัติ

#### 3.5 วงจร VDIBA แบบใช้เทคโนโลยีใบซีมอส

วงจร VDIBA แบบใช้เทคโนโลยีไบซีมอส ถูกกิดก้นขึ้นเพื่อดึงจุดเด่นของเทกโนโลยี ใบโพลาร์ทรานซิสเตอร์และเทคโนโลยีมอสทรานซิสเตอร์มาต่อร่วมกัน ซึ่งมีโครงสร้างภายในแสดง ดังรูปที่ 3.3 [10] โดยประกอบด้วยวงจรสำคัญสองส่วน กือ วงจรขยายก่ากวามนำ และวงจรตามแรงดัน โดยมีรายละเอียดดังต่อไปนี้



รูปที่ 3.3 วงจร VDIBAโดยใช้เทคโนโลยีไบซีมอส

#### 3.5.1) วงจรขยายอัตราค่าความนำ

วงจรขยายอัตราก่ากวามน้ำทำหน้าที่เป็นวงจรแปลงสัญญาอินพุตที่เป็นแรงคันให้ กลายเป็นสัญญาณกระแสทางค้านเอาต์พุต อัตราขยายก่ากวามนำของวงจรจะมีก่ากวามสัมพันธ์ ระหว่างกระแสทางค้านเอาต์พุตต่อแรงคัน ไฟฟ้าทางค้านอินพุต วงจรขยายก่ากวามน้ำที่ใช้ เทกโนโลยีใบ-ซีมอสแสดงคังรูปที่ 3.4 ประกอบค้วย ใบโพล่าทรานซิสเตอร์ Q<sub>1</sub> - Q<sub>4</sub> ทำหน้าที่เป็น วงจรขยายสัญญาณผลต่าง (differential pair) ทางค้านอินพุตและต่อกาสเกคค้วยมอสทรานซิสเตอร์ M<sub>1</sub> และ M, เพื่อเพิ่มก่ากวามต้านทานที่ขั้วอินพุตให้มีก่าสูงมากๆ



จากวงจรขยายอัตราก่าความน้ำ ในส่วนหน้าจะเป็นการต่อแบบวงจรอิมิตเตอร์ร่วม (common emitter) จำนวนสองชุค คือ Q<sub>1</sub> กับ Q<sub>4</sub> และ Q<sub>2</sub> กับ Q<sub>3</sub> และเพื่อให้ก่าความต้านทางของขั้ว p และ n มีก่าเป็นอนันต์ ได้ทำการต่อมอสทรานซิสเตอร์แบบวงจรเครนร่วม (common drain) ทำให้ ก่าความต้านทานอินพุตมีก่าเป็นอนันต์ กระแสกอลเลกเตอร์ของวงจรขยายอัตราก่าความนำของ ทรานซิสเตอร์ Q<sub>1</sub> กับ Q<sub>3</sub> (*i*<sub>c</sub>) และ Q<sub>2</sub> กับ Q<sub>4</sub> (*i*<sub>c</sub>) จะมีก่าดังนี้

$$i_{c1} = -i_{c4} = g_{mQ1} \left( \frac{v_{in}}{2} \right) = -g_{mQ4} \left( \frac{v_{in}}{2} \right)$$
(3.3)

$$i_{c3} = -i_{c2} = g_{mQ3} \left( \frac{v_{in}}{2} \right) = -g_{mQ2} \left( \frac{v_{in}}{2} \right)$$
(3.4)

เมื่อ  $g_{mQ1} = g_{mQ2} = g_{mQ3} = g_{mQ4} = g_{mT}$ 

$$\dot{i}_{cA} = \dot{i}_{c1} + \dot{i}_{c3} = g_{mT} v_{in} \tag{3.5}$$

$$i_{cB} = i_{c2} + i_{c4} = g_{mT} v_{in}$$
(3.6)

$$g_{mT} = \frac{I_B}{2V_T}$$
(3.7)

โดยที่ 
$$i_{cA} = -i_{cB}$$
 (3.8)

ในขณะที่ <sub>g<sub>mQ1</sub>, g<sub>mQ2</sub>, g<sub>mQ3</sub> และ g<sub>mQ4</sub> คือ อัตราขยายค่าความนำของทรานซิสเตอร์ Q<sub>1</sub> – Q<sub>4</sub> ตามลำคับ มีหน่วยเป็น ซีเมน (S) หรือ แอมแปร์ต่อโวลต์ (A/V)</sub>

 $I_{\scriptscriptstyle B}$  คือ กระแสไบอัสจากภายนอก มีหน่วยเป็น แอมแปร์ (A)

## 3.5.2) วงจรสะท้อนกระแส

รูปที่ 3.5 แสดงวงจรสะท้อนกระแสแบบใช้เทคโนโลยีใบซีมอส ซึ่งประกอบด้วย ทรานซิสเตอร์ Q<sub>5</sub> - Q<sub>6</sub> แ<mark>ละ M</mark>, ซึ่งมีค่าความด้านทานอินพุต (r<sub>4</sub>)

$$r_{cA} = \frac{v_{cA}}{i_{cA}} = \left[\frac{\left(\frac{r_{f5}r_{f6}}{r_{f5} + r_{f6}}\right) + g_{m3}}{g_{m3}g_{m05}}\right]$$
(3.8)

และค่าความต้านทานเอาต์พุต ( $r_{cB}$ ) เท่ากับ

$$r_{cB} = \frac{v_{cB}}{i_{cB}} = r_{o6}$$
(3.9)

เมื่อกำหนดในทรานซิสเตอร์ทุกตัวมีความเหมือนกันทุกประการ จึงทำให้  $g_{mQ5} \cong g_{mQ6}$ ดังนั้น ฟังก์ชันถ่ายโอนของวงจรสะท้อนกระแสจึงมีค่าเท่ากับ

$$\frac{i_{cB}}{i_{cA}} = \frac{g_{mQ6}}{g_{mQ5}} \cong 1$$
(3.10)



รูปที่ 3.5 วงจรสะท้อ<mark>นกระแส</mark>แบบใช้เทคโนโลยีใบซีมอส

กำหนดให้  $g_m = 2g_{mT}$  และจากผลการส่งผ่านกระแสด้วยวงจรสะท้อนกระแสจะได้

$$i_z = i_{cA} + i_{cB} \tag{3.11}$$

หรือ 
$$i_z = 2g_{mT}v_{in}$$

ดังนั้น สามารถคำนวณหาค่า g<sub>m</sub> ได้ดัง

$$g_m = \frac{I_B}{V_T} \frac{16}{50815}$$
(3.13)

#### 3.5.3) วงจรตามแรงดัน

วงจรตามแรงคัน คือ M<sub>4</sub> - M<sub>5</sub> โดยแต่ละชุดจะต่อกันแบบวงจรซอร์สร่วม (common source) ซึ่งมีอัตราขยายแรงคันแบบกลับเฟส ดังนั้นเมื่อพิจารณามอสทรานซิสเตอร์ M<sub>4</sub> -M<sub>5</sub> ชุดแรกก็คือ วงจรตามแรงคันแบบกลับเฟส (v<sub>w</sub>) ดังแสดงในรูปที่ 3.6 สำหรับก่ากวามด้านทาน อินพุตที่มองเข้าไปยังขั้ว *z* (*r*<sub>2</sub>) จะมีก่าเป็นอนันต์ (*r*<sub>z</sub> ≅ ∞) และก่ากวามด้านทานเอาต์พุตที่มองเข้า ไปยังขั้ว *w*-(*r*<sub>w</sub>) พบว่ามีก่าเท่ากับ

$$r_{w-} = \frac{1}{g_m} / / r_o \cong \frac{1}{g_m}$$
(3.14)

(3.12)

ดังนั้น จากการวิเคราะห์ข้างต้น จะพบว่าสามารถหาค่าความด้านทานที่มองเข้าไปยัง ขั้ว z (R\_T) ของวงจร VDIBA ที่สังเคราะห์โดยเทคโนโลยีใบซีมอสได้ มีค่าเท่ากับ

$$R_{zT} = r_{cB} (CM) / / (r_{o2} + r_{o4}) / / r_{gs4}$$
(3.15)

โดยที่ r<sub>cb</sub>(CM) คือ ค่าความด้านทานเอาต์พุตของวงจรสะท้อนกระแส r<sub>o2</sub> และ r<sub>o4</sub> คือ ค่าความ ด้านทานเอาต์พุตของทรานซิสเตอร์ Q<sub>2</sub> และ Q<sub>4</sub> ตามลำดับ r<sub>s4</sub> คือ ค่าความด้านทานระหว่างขาเกต กับขาซอร์สของทรานซิสเตอร์ M<sub>4</sub> ซึ่งมีค่าเป็<mark>นอ</mark>นันต์



เทคโนโลยีใบซีมอส ซึ่งฟังก์ชันถ่ายโอนแรงคันของวงจรตามแรงคันเท่ากับ

$$\frac{v_{w-}}{v_z} = \left[ \frac{\left( -\frac{g_{m4}}{g_{m5}} \right) \left( 1 - s \frac{C_{gd4}}{g_{m4}} \right)}{\left( 1 + s \frac{C_{gd4}}{g_{m5}} \right)} \right]$$
(3.17)

ความสัมพันธ์ข้างต้นสามารถพิจารณาหาก่ากวามกลาดเกลื่อนในทางส่งผ่านแรงคันจาก v<sub>z</sub> ไปยัง v<sub>w</sub>\_(v<sub>v</sub>\_) ได้ดังต่อไปนี้

$$\frac{v_{w-}}{v_z} = \frac{1}{1 + v_{v-}}$$
(3.18)

ซึ่งพบว่าค่าความคลาดเคลื่อนในทางส่งผ่านแรงดันมีค่าเท่ากับ

$$V_{\nu-} = \frac{g_{m5} + g_{m4}}{g_{m4}}$$
(3.19)

โดยกำหนดให้  $g_{_{mi}}\left(i=4,5
ight)$  คือ อัตรางยายก่ากวามนำของมอสทรานซิสเตอร์  $\mathbf{M}_{_{4}}-\mathbf{M}_{_{5}}$ 



## บทที่ 4 การออกแบบวงจรเลียนแบบตัวเหนี่ยวนำโดยใช้วงจร VDIBA

ในบทนี้จะเป็นการกล่าวถึงแนวทำงการจำลองผลการออกแบบและสังเคราะห์วงจร เลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้วงจร VDIBA ซึ่งสามารถออกแบบวงจรเลียนแบบตัว เหนี่ยวนำแบบลอยตัว โดยการควบคุมค่าอัตราขยายก่ากวามนำของวงจร VDIBA พร้อมทั้งแสดงผล การจำลองการทำงานเพื่อทดสอบคุณสมบัติของวงจรด้วยโปรแกรม PSPICE เพื่อยืนยันความ ถูกต้องตามหลักการทำงทฤษฎี

## 4.1 แนวทางการออกแบบวงจรเลี<mark>ย</mark>นแบบ<mark>ตัวเหนี่ยวนำแบบลอยตัว</mark>

ในการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว ใช้วงจร VDIBA เป็นอุปกรณ์ แอคทีฟหลักในการออกแบบและใช้อุปกรณ์พาสซีพจำนวนน้อย ดังนั้นจึงนำการออกแบบวงจร เลียนแบบตัวเหนี่ยวนำแบบลอยตัวโดยใช้เพียงวงจร VDIBA สองตัว เป็นอุปกรณ์แอคทีฟหลัก และ ตัวเก็บประจุจำนวน 1 ตัว ต่อเทียบกราวด์ วงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบสามารถ เปลี่ยนแปลงค่าความเหนี่ยวนำได้ด้วยการปรับเปลี่ยนค่ากระแสไบอัสจากภายนอก ซึ่งการปรับ ก่ากระแสไบอัสจากภายนอกจะทำให้อัตราจยายค่าความนำ g<sub>m</sub> ของวงจร VDIBA มีการ เปลี่ยนแปลง ในการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำที่นำเสนอนี้จะใช้การจำลองการทำงาน ด้วยคอมพิวเตอร์โดยใช้โปรแกรม PSPICE ซึ่งโครงสร้างภายในของวงจร VDIBA จะใช้เทคโนโลยี แบบใบซีมอส ที่มีขนาด 0.35 m

แบบ เบซมอส พมขน พบ.35 m
 จากรูปที่ 4.1 แสดงสัญลักษณ์ทางไฟฟ้าของวงจร VDIBA โดยใช้วงจร VDIBA
 ประกอบด้วยขั้วใช้งานจำนวน 4 ขั้ว ขั้ว p และ n เป็นขั้วผลต่างของสัญญาณอินพุต (differential input) ซึ่งจากคุณสมบัติของวงจร VDIBA จะมีค่าอิมพีแดนซ์ทางด้านอินพุตสูง ในขณะที่ขั้ว z จะ
 ทำการส่งผ่านแรงดันไฟฟ้าและกระแสไฟฟ้าไปยังขั้ว w- ความสัมพันธ์ที่ขั้วต่างๆ ของวงจร
 VDIBA สามารถแสดงได้เป็นสมการเมทริกซ์ได้ดังสมการที่ 4.1



รูปที่ 4.1 สัญลักษณ์ทำงไฟฟ้าของอุปกรณ์ VDIBA

$$\begin{bmatrix} i_{p} \\ i_{n} \\ i_{z} \\ v_{w-} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_{m} & -g_{m} & 0 & 0 \\ 0 & 0 & -1 & 0 \end{bmatrix} \begin{bmatrix} v_{p} \\ v_{n} \\ v_{z} \\ i_{w-} \end{bmatrix}$$
(4.1)

เมื่อกำหนดให้ <sub>gm</sub> คือ อัตรขยายค่<mark>า</mark>ความน<mark>ำของ</mark>อุปกรณ์ VDIBA

- $i_p$  คือ กระแส <mark>ใหล</mark>เข้าที่ขั้ว p
- i, คือ กระ<mark>แส</mark>ใหลเข้าที่ขั้ว *ก*
- $i_z$  คือ กระแสไหลเข้าที่ขั้ว z
- i<sub>w-</sub> คือ กระแส ใหลเข้าที่ขั้ว w
- v<sub>p</sub> คือ แรงดันตกคร่อมที่ขั้ว p
- v<sub>n</sub> คือ แรงดันตกคร่อมที่ขั้ว n
- N<sub>z</sub> คือ แรงคันตกคร่อมที่ขั้ว z
- พื่อ แรงดันตกกร่อมที่ขั้ว พ -

#### 4.2 การวิเคราะห์หาค่าความต้านทานอินพุตและเอาต์พุตของวงจร VDIBA

### 4.2.1) การวิเคราะห์หาค่าความต้านทานอินพุตของวงจรสะท้อนกระแส

การวิเคราะห์หาค่าความต้านทำนอินพุตของวงจรสะท้อนกระแส สามารถทำได้ โดยวิเคราะห์ในกรณีสัญญาณขนาดเล็ก โดยใช้วงจรสมมูลแบบไฮบริดพาย ดังแสดงใน รูปที่ 4.2



รูปที่ 4.2 วงจรสม<mark>มูล</mark>ของวงจรสะท้อนกระแส

้การคำนวณหาค่าความต้านทานอิ<mark>นพุตขอ</mark>งวงจรสะท้อนกระแส $(r_{\scriptscriptstyle cA})$  ในรูปที่ 4.2 สามารถ ทำได้โดยต่อขั้วแรงดัน <sub>V<sub>cB</sub> ลงกราวด์ จะได้</sub>

พิจารณาโหนด 1;

$$i_{cA} - \frac{1}{r_{gs}} v_{cA} - \left(g_{mQ5} + \frac{1}{r_{gs}}\right) v_2 = 0$$
$$i_{cA} = \frac{1}{r_{gs}} v_{cA} - \left(g_{mQ5} + \frac{1}{r_{gs}}\right) v_2$$

L

(4.2)

 $\left(\frac{v_2}{\frac{r_{f5}r_{f6}}{r_{f5}+r_{f6}}}\right) - \left(g_{m3} + \frac{1}{r_{gs}}\right)v_{cA} + \left(g_{m3} + \frac{1}{r_{gs}}\right)v_2 = 0$  $r_{gs} \approx \Im \Xi^{3} \Xi^{3}$ 

ในขณะที่  $r_{gs} \cong \infty$  จะได้

$$\left(\frac{v_2}{\frac{r_{f5}r_{f6}}{r_{f5}+r_{f6}}}\right) + g_{m3}v_2 + g_{m3}v_{cA} = 0$$

$$v_{2} = \frac{g_{m3}v_{cA}}{\frac{1}{\left(\frac{r_{f5}r_{f6}}{r_{f5} + r_{f6}}\right)} + g_{m3}}$$
(4.3)

ทำการแทนค่า v<sub>2</sub> จากสมการ (4.3) ลงในสมการ (4.2) จะได้

$$i_{cA} = \frac{v_{cA}}{r_{gs}} + \left(g_{mQ5} - \frac{1}{r_{gs}}\right) \left(\frac{g_{m3}v_{cA}}{\frac{1}{\left(\frac{r_{f5}r_{f6}}{r_{f5} + r_{f6}}\right)} + g_{m3}}\right)$$
$$i_{cA} = \frac{g_{m3}g_{mQ5}v_{cA}}{\frac{1}{\left(\frac{r_{f5}r_{f6}}{r_{f5} + r_{f6}}\right)} + g_{m3}}$$

ดังนั้น ค่าความต้านทานอื่นพุตของวงจรสะท้อนกระแสจึงเท่ากับ

$$r_{cA} = \frac{v_{cA}}{i_{cA}} = \frac{\left(\frac{r_{f5}r_{f6}}{r_{f5} + r_{f6}}\right) + g_{m3}}{g_{m3}g_{mQ5}}$$
(4.4)

การคำนวณค่าความต้านท้านเอาต์พุตของวงจรสะท้อนกระแส สามารถแสดงเป็นวงจร สมมูลได้ดังรูปที่ 4.2 และสามารถกระทำได้โดยต่อขั้วแรงดัน <sub>v<sub>c</sub>, เทียบกราวด์ จะได้ พิจารณาโหนด 1;</sub>

$$v_{cA} = 0$$

พิจารณาโหนด 2;

ดังนั้น

 $v_2 = 0$ 

พิจารณาที่ขั้วแรงคัน v<sub>out</sub> จะได้

$$\frac{v_{cB}}{r_{o6}} = i_{cB} - g_{mQ5}v_2 = i_{cB}$$

$$r_{cB} \frac{v_{cB}}{r_{o6}} = r_{o6}$$

$$(4.5)$$

## 4.2.2) การวิเคราะห์ห<mark>าค่า</mark>ความต้านทานเอาต์<mark>พุตที่</mark>ขั้ว <sub>พ</sub>-

การวิเคราะห์หาค่าความต้ำนท้านเอาต์พุตที่มองเข้าไปยังขั้ว พ- (r<sub>w</sub>) ของวงจร VDIBA สามารถกระทำได้โดยการวิเคราะห์มอสทรานซิสเตอร์ M₄ - M₅ ดังแสดงในรูปที่ 4.3 และ สามารถเขียนแสดงเป็นวงจรสมมูลแบบไฮบริดพายได้ดังรูปที่ 4.4



รูปที่ 4.3 วงจรตามแรงคัน



เมื่อกำหนดให้  $g_{mi} = g_m$ ,  $r_{oi} = r_o$  เมื่อ i = 4, 5, 6, 7 และ  $g_m << r_o$  จึงทำให้ความด้านทานที่ งาซอร์สมีค่าเท่ากับ

$$r_{a} = \frac{v_{a}}{i_{a}} = \frac{1}{g_{m} + \frac{1}{r_{o}}} \cong \frac{1}{g_{m}}$$
(4.8)

พิจารณาพบว่าค่าความด้านทานเอาต์พุตที่มองเข้าไปยังขั้ว w- ( r\_w\_) เท่ากับ

$$r_{w-} = r_a //r_{o4} = \frac{1}{g_m} //r_o \cong \frac{1}{g_m}$$
(4.9)

## 4.2.3) การวิเคราะห์หาสมรรถนะทางความถี่ของวงจร VDIBA ที่ใช้เทคโนโลยีไบซีมอส

ในหัวข้อนี้จะพิจารณาสมรรถนะทางความถี่ของวงจร VDIBA ที่ใช้เทคโนโลยีไบ-ซีมอส ดังรูปที่ 4.6 ซึ่งประกอบด้วยกลุ่มวงจรย่อย ได้แก่ วงจรเครนร่วม (A<sub>1</sub>) วงจรขยายสัญญาณ ผลต่าง (A<sub>2</sub>) วงจรสะท้อนกระแส (A<sub>3</sub>) และว<mark>งจร</mark>ซอร์สร่วม (A<sub>4</sub>) เป็นต้น



## ้วงจรเครนร่วม ( $\mathbf{A}_{_{1}}$ ) สามารถเขียนฟังก์ชันถ่าย โอนแรงคัน ได้ดังนี้

$$\frac{v_{o1}}{v_{in}} = \left[\frac{g_{m1}R_A}{1+g_{m1}R_A}\right] \left[\frac{1+s\left(\frac{C_{gs1}}{g_{m1}}\right)}{1+s\left(\frac{C_{gs1}R_A}{1+g_{m1}R_A}\right)}\right]$$
(4.10)

โดยที่  $R_{_A}$  และ  $R_{_B}$  คือ ค่าความต้านทานภายในแหล่งจ่ายกระแส  $I_{_A}$ และ  $I_{_B}$  ตามลำดับ จากสมการ

ข้างต้นจะได้ตำแหน่งโพลมีค่าเท่ากับ

$$p_{b1} = -\left(\frac{1+g_{m1}R_A}{C_{gs1}R_A}\right)$$
(4.11)

## ้วงจรงยายสัญญาณผลต่าง ( $\mathbf{A}_2$ ) สามารถเขียนฟังก์ชันถ่ายโอนได้ดังนี้

$$\frac{i_{cA}}{v_{o1}} = \frac{sC_f g_{mQ}}{\left(1 + s \frac{C_f}{g_{mQ}}\right) \left(1 + s \frac{C_f R_B}{2}\right)}$$
(4.12)

จากสมการข้างต้นพบว่ามีโพลสองตำแหน่ง ดังนี้

$$p_{b2} = -\frac{g_{mQ}}{C_f}$$
(4.13)

ແລະ

และ  

$$p_{b3} = -\frac{2}{C_f R_B}$$
(4.14)  
เมื่อประมาณว่า  $2/R_B \ll g_{mQ}$  จะได้ว่า  $p_{b2} >> p_{b3}$  ดังนั้น โพล  $p_{b3}$ จึงเป็นโพลเด่นของวงจรขยาย  
สัญญาณผลต่าง

## วงจรสะท้อนกระแส (A,) สามารถเขียนฟังก์ชันถ่ายโอนกระแสได้ดังนี้

$$\frac{i_{cB}}{i_{cA}} = \frac{1 + s \frac{C_{gs3}}{g_{m3}}}{1 + s \left(\frac{C_{gs3}(g_{m3} + g_{mQ})}{g_{m3}g_{mQ}}\right) + s^2 \left(\frac{2C_{gs3}C_f}{g_{m3}g_{mQ}}\right)}$$
(4.15)

พิจารณาเทอมตัวหาร *D(s)* ของสมการ (4.15) พบว่ามีโพลอยู่สองตำแหน่ง ซึ่งสามารถ เขียนแสดงได้ดังนี้

$$D(s) = 1 + s \left(\frac{C_{gs3}(g_{m3} + g_{mQ})}{g_{m3}g_{mQ}}\right) + s^{2} \left(\frac{2C_{gs3}C_{f}}{g_{m3}g_{mQ}}\right)$$
(4.16)

หรือ

$$D(s) = 1 - s \left(\frac{1}{p_{b4}} + \frac{1}{p_{b5}}\right) + s^2 \left(\frac{1}{p_{b4}p_{b5}}\right)$$
(4.17)

โดยที่ p<sub>bi</sub> (i = 4, 5 ) คือ ตำแหน่งโพลของสมการ (4.18) ซึ่งโดยทั่วไปโพล p<sub>b4</sub> และ p<sub>bs</sub> จะมีตำแหน่ง แยกจากกัน และหากประมาณว่า p<sub>b4</sub> >> p<sub>b5</sub> สมการ (4.16) จึงเขียนใหม่ได้เป็น

$$D(s) = 1 - \left(\frac{s}{p_{b4}}\right) + s\left(\frac{s^2}{p_{b4}p_{b5}}\right)$$
(4.18)

ดังนั้น เมื่อทำการเทียบสัมประสิทธิ์ของสมการ (4.16) กับ (4.17) จะทำให้ได้ตำแหน่งโพล ทั้งสองมีค่าเท่ากับ

$$p_{b4} = -\frac{g_{m3}g_{mQ}}{C_{gs3}(g_{m3} + g_{mQ})}$$
(4.19)

ແລະ

$$p_{b5} = -\frac{g_{m3}g_{mQ}}{2C_{gs3}C_f} \tag{4.20}$$

เมื่อประมาณว่า  $C_{gs3}C_f <<1$  จะได้ $p_{b4} << p_{b5}$  ดังนั้น ตำแหน่งโพลเด่นของวงจรสะท้อนกระแส จึงอยู่ที่ $p_{b4}$ 

วงจรซอร์สร่วม ( $\mathbf{A}_4$ ) ซึ่งสามารถเขียนฟังก์ชันถ่ายโอนแรงคันได้ดังนี้

$$\frac{v_{w-}}{v_z} = \frac{\left(-\frac{g_{m4}}{g_{m5}}\right)\left(1 - \frac{C_{gd4}}{g_{m4}}\right)}{\left(1 + \frac{C_{gd4}}{g_{m5}}\right)}$$
(4.21)

โคยที่ 
$${g}_{m4}\cong {g}_{m5}={g}_m$$
 คังนั้น วงจรซอร์สร่วม ( ${
m A}_4$ ) จึงมีตำแหน่งโพลเท่ากับ

$$p_{b6} = -\frac{g_m}{C_{gd4}}$$
(4.22)

## 4.2.4) การวิเคราะห์หาค่าความคล<mark>าดเคลื่อ</mark>นในการส่งผ่านแรงดัน ของวงจร VDIBA

การวิเคราะห์หาค่าความคลาดเคลื่อนในการส่งผ่านแรงดันระหว่าง v<sub>₂</sub> ไปยัง v<sub>ѡ</sub> ของวงจร VDIBA ซึ่งสังเคราะห์โดยใช้เทคโนโลยีใบซีมอส พบว่าวงจรหากพิจารณาที่ความถี่ต่ำ (Š ≅ 0) สมการจะประมาณได้เป็น

$$\frac{v_{w+}}{v_z}\Big|_{S=0} = \left[\left(\frac{g_{m4}}{g_{m5}}\right)\right]$$
(4.23)

เมื่อกุณสมบัติในการส่งผ่านแรงคันสามารถเขียนอธิบายอยู่ในรูปของก่ากวามผิดพลาดใน การส่งผ่านแรงคันระหว่าง v<sub>2</sub> ไปยัง v<sub>2</sub> ของวงจร VDIBA (v<sub>2</sub>) ของวงจรได้ในรูปแบบทั่วไปดังนี้

เมื่อทำการเปรียบเทียบสมการ (4.23) กับ (4.24) จะได้

$$1 + V_{\nu_{-}} = \frac{g_{m5}}{g_{m4}} \tag{4.25}$$

นั้นกือ

$$V_{\nu_{-}} = \frac{g_{m5} + g_{m4}}{g_{m4}}$$
(4.26)

## 4.3 วงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวที่ออกแบบด้วยวงจร VDIBA

วงจรเลียนแบบตัวเหนียวนำที่ทำการออกแบบ ประกอบด้วยวงจร VDIBA เป็นอุปกรณ์ แอคทีฟหลัก จำนวน 2 ตัว และตัวเก็บประจุต่อเทียบกราวด์จำนวน 1 ตัว ในการออกแบบตัว เหนี่ยวนำจะพิจารณาจากค่าอิมพีแดนซ์ด้านเข้าของตัวเหนี่ยวนำ สามารถพิจารณาจากรูปที่ 4.7 จะ ได้



รูปที่ 4.7 วง<mark>จรเลี</mark>ยนแบบตัวเหนี่ยวแบบลอยตัวที่ออกแบบด้วยวงจร VDIBA

พิจารณาวงขร VDIBA ตัวที่ 1 <mark>จากคุณสมบัติของวงจร VDIB</mark>A จะได้ว่า

$$i_{z1} = g_{m1}(v_{p1} - v_{n1})$$
 *BIABINALULAES* (4.35)

เมื่อ  $v_{n1} = 0$ และ  $v_{p1} = v_2$  ดังนั้น

$$i_{z1} = g_{m1} v_2 \tag{4.36}$$

พิจารณาวงจร VDIBA ตัวที่ 2 จะได้

$$i_{z2} = g_{m2} \left( v_{p2} - v_{n2} \right) \tag{4.37}$$

เมื่อ  $v_{p2} = v_{w1} = v_{z1} = v_1$  และ  $v_{n2} = v_2$ 

จากความสัมพันธ์  $i_{z2} = sCv_{z2}$  เมื่อ  $v_{z2} = v_2$  ดังนั้นจึงได้

$$sCv_2 = g_{m2}(v_1 - v_2) \tag{4.38}$$

จากสมการ (4.36)

$$v_2 = \frac{i_{z1}}{g_{m1}} = \frac{i_L}{g_{m1}}$$
(4.39)

แทนสมการ (4.39) ลงในสมการ (4.38) จ<mark>ะ</mark>ได้

$$\frac{sCi_{L}}{g_{m1}} = g_{m2}(v_{1} - v_{2})$$

$$\frac{(v_{1} - v_{2})}{i_{L}} = \frac{sC}{g_{m1}g_{m2}} \lim_{l \to 0} \frac{(v_{1} - v_{2})}{i_{L}} = Z_{L} \tilde{\eta} \tilde{\eta} \tilde{u} \tilde{u}$$

$$Z_{L} = \frac{sC}{g_{m1}g_{m2}} \qquad (4.40)$$

จากความสัมพันธ์  $Z_L = sL_q$  ดังนั้นสามารถหาค่าความเหนี่ยวนำของวงจรที่ออกแบบได้

$$L_{eq} = \frac{C}{g_{m1}g_{m2}}$$
(4.41)

เมื่อกำหนดให้ Z<sub>L</sub> คือ ค่าอิมพีแดนซ์ด้านเข้าของตัวเหนี่ยวนำ

- $v_1$  คือ แรงคันที่ขั้ว z ของวงจร VDIBA ตัวที่ 1
- $v_2$  คือ แรงคันที่ขั้ว w- ของวงจร VDIBA ตัวที่ 2
- *i*<sub>L</sub> คือ กระแสที่ไหลผ่านตัวเหนี่ยวนำ
- C คือ ค่าความจุของตัวเก็บประจุในวงจร

g<sub>m1</sub>, g<sub>m2</sub> คือ อัตราขยายค่าความนำของวงจร VDIBA ตัวที่ 1 และตัวที่ 2 L<sub>eq</sub> คือ ค่าตัวเหนี่ยวนำที่ทำการออกแบบ

้ ค่าอัตราขยายค่าความนำของวงจร VDIBA สามารถหาค่าได้จากสมการต่อไปนี้

$$g_m = \frac{I_B}{V_T} \tag{4.42}$$

กำหนดให้  $I_B$  คือ กระแสไบอัสให้กับวงจร VDIBA และ  $V_T$  คือ ค่าแรงคันไฟฟ้าที่อุณหภูมิ 27  $^{\circ}C$ มีค่าประมาณ 26 mV

## 4.4 คุณสมบัติวงจร VDIBA ที่ใช้ในการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบ ลอยตัว

ในการออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยใช้วงจร VDIBA เป็นอุปกรณ์ แอกทีฟหลักในการออกแบบและใช้อุปกรณ์พาสซีพจำนวนน้อย ดังนั้นจึงได้ทำการออกแบบและ สังเกราะห์วงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวโดยใช้วงจร VDIBA จำนวน 2 ตัว และตัวเก็บ ประจุเพียง 1 ตัว ต่อเทียบกราวค์ วงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบสามารถเปลี่ยนแปลงก่า กวามเหนี่ยวนำได้ด้วยการปรับเปลี่ยนก่ากระแสไบอัสจากภายนอก การปรับก่ากระแสไบอัสจาก ภายนอกทำให้อตราขยายก่าความนำของวงจร VDIBA มีการเปลี่ยนแปลง นอกจากนี้การออกแบบ วงจรเลียนแบบตัวเหนี่ยวนำที่นำเสนอจะใช้การจำลองด้วยกอมพิวเตอร์ โดยใช้โปรแกรม PSPICE ที่มีกระบวนการออกแบบ โครงสร้างภายในของวงจร VDIBA โดยใช้เทคโนโลยีแบบไบซีมอส ที่มี ขนาด 0.35 μm



รูปที่ 4.8 สัญลักษณ์ทางไฟฟ้าของวงจร VDIBA



รูปที่ 4.9 วงจรภายในของวงจร VDIBA โดยใช้เทค โน โลยีใบซีมอส

## 4.5 คุณสมบัติของวงจร VDIBA แบบใช้เทคโนโลยีใบซีมอส

ในที่นี้ได้ทำการจำลองผลการตอบสนองทางความถี่ของค่าความต้านทานของวงจร VDIBA ในรูปที่ 4.9 ด้วยโปรแกรม PSPICE โดยใช้เทคโนโลยี TSMC 0.35- $\mu$ m ซึ่งใช้แหล่งจ่าย ไฟเลี้ยงให้กับอุปกรณ์ VDIBA เท่ากับ ±1 V กระแสไบอัส  $I_A = I_B = 25 \,\mu$ A กำหนดอัตราส่วน ระหว่างความกว้าง (W) และความยาว (L) ของช่องนำกระแสเท่ากับ 14/0.7  $\mu$ m สำหรับ มอสทรานซิสเตอร์ชนิด n และ 28/0.7  $\mu$ m สำหรับมอสทรานซิสเตอร์ชนิด p ผลตอบสนอง ทางความถี่ของค่าความต้านทานที่ขั้ว p ( $r_p$ ) และขั้ว n ( $r_a$ ) พบว่ามีค่าความต้านท้านประมาณ  $r_p \cong 38G$  และ  $r_n \cong 42 \,G\Omega$  แสดงได้ดังรูปที่ 4.10 ขณะที่ก่าความต้านทานที่ขั้ว z ( $r_2$ ) มี ค่าประมาณ  $r_z \cong 1.5$ M $\Omega$  แสดงได้ดังรูปที่ 4.11 นอกจากนี้ยังพบว่าค่าความต้านทานที่ขั้ว w-มีค่าประมาณ  $r_{w-} \cong 0.98 \,k\Omega$  ดังรูปที่ 4.12



รูปที่ 4.10 ผลตอบสนองทางคว<mark>า</mark>มถี่ขอ<mark>ง</mark>ค่าความต้านทานอินพุตที่ขั้ว p และ n



รูปที่ 4.11 ผลตอบสนองทำงความถี่ของก่ากวามต้านทานเอาต์พุตที่ขั้ว z



รูปที่ 4.12 ผลตอบสนองทาง<mark>ค</mark>วามถึ่<mark>ข</mark>องค่าความต้านทานเอาต์พุตที่ขั้ว *พ*-

ผลตอบสนองทางความถี่ของค่า  $g_m$  เมื่อเปลี่ยนค่ากระแส ใบอัสจากภายนอก โดย กำหนดให้ค่ากระแส ใบอัสจากภายนอก  $I_g$  มีค่าเท่ากับ 25  $\mu$ A, 50  $\mu$ A และ 75  $\mu$ A ซึ่งส่งผลให้ ค่า  $g_m$  เปลี่ยนแปลงเป็น 0.98 mA/V, 1.92 mA/V และ 2.88 mA/V ตามลำคับ จากผลการจำลอง พบว่าการปรับกระแส ใบอัส  $I_g$  จากภายนอก สามารถปรับอัตราขยายค่าความนำของวงจร VDIBA ได้ดังแสดงในรูปที่ 4.13 และพบว่าก่าตอบสนองทางความถี่ของวงจรมีก่าคงที่เป็น เส้นตรงที่ความถี่ประมาณ 7 MHz

รูปที่ 4.14 แสดงคุณสมบัติการส่งผ่านแรงคันระหว่างขั้ว z ไปยังขั้ว w- ของวงจร VDBA จากโปรแกรม PSPICE พบว่าการส่งผ่านแรงคันจากขั้ว z ไปยังขั้ว w- จะมีค่าใกล้เคียงกับทฤษฎี ในช่วงประมาณ -500 mV ถึง 500 mV และผลการจำลองผลตอบสนองทางความถี่ของอัตราการ ส่งผ่านแรงคันจากขั้ว z ไปยังขั้ว w- (v<sub>...</sub>/v<sub>.</sub>) แสดงได้คังรูปที่ 4.15 จากผลการจำลองแสดงให้เห็น ว่าการส่งผ่านแรงคันระหว่างขั้ว z ไปยังขั้ว w- มีช่วงการใช้งานของแถบความถื่อยู่ที่ความถึ่ ประมาณ 300 MHz



รูปที่ 4.14 คุณสมบัติการส่งผ่านแรงดันไฟตรงระหว่าง  $v_z$ ไปยัง  $v_{w-}$ 



รูปที่ 4.15 ผลจำลองผลตอบสนองทางความถี่ของ <sub>v.../vz</sub>

## 4.6 ผลการจำลองวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว

การทดสอบคุณสมบัติของวงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบ สามารถทดสอบด้วย โปรแกรม PSPICE ซึ่งจะสามารถทำการจำลองการออกแบบตัวเหนี่ยวนำแบบลอยตัวในแต่ละ สถานการณ์ต่างๆ โดยกำหนดเงื่อนไขในการจำลอง ดังนี้ ใช้เทกโนโลยี 0.35- $\mu$ m n-well CMOS จากบริษัท TSMC (Taiwan Semiconductor Manufacturing Company) เมื่อกำหนดให้อัตราส่วน W/L ของมอสทรานซิสเตอร์เป็น 14  $\mu$ m/0.7  $\mu$ m สำหรับทรานซิสเตอร์แบบ NMOS และ 28/0.7  $\mu$ m สำหรับมอสทรานซิสเตอร์ชนิด PMOS โดยจ่ายกระแสไบอัสจากภายนอก  $I_{BI} = I_{B2} \cong 25$  $\mu$ A, 50  $\mu$ A และ 75  $\mu$ A ตามลำดับ และกำหนดค่าตัวเก็บประจุในวงจร C = 10 nF แหล่งจ่ายไฟมี ก่าเท่ากับ +V = -V = 1 V



รูปที่ 4.16 วงจรเลียนแบบ<mark>ตัว</mark>เหนี่ยวนำแบบลอยตัวที่ออกแบบ

รูปที่ 4.17 ผลการตอบสนองทางความถี่ของค่าอิมพิแคนซ์ของวงจรเลียนแบบตัวเหนี่ยวนำ ที่ออกแบบ กำหนดให้ป้อนกระแสไบอัสจากภายนอก I<sub>B</sub> = 50 µA พบว่าค่าอัตราขยายค่าความนำ g<sub>m</sub> ของตัวเหนี่ยวนำมีค่าประมาณ 2.88 mA/V และทำการวัดค่าอิมพิแคนซ์ของวงจรเลียนแบบตัว เหนี่ยวนำ ในช่วงความถี่ ตั้งแต่ 1 kHz ถึงความถี่ 10 MHz พบว่าผลตอบสนองทางความถี่ของ ค่าอิมพิแคนซ์มีความสอดกล้องกับทฤษฎีในช่วง 7 kHz ถึง 1 MHz



รูปที่ 4.17 ผลการตอบสนองทางกวามถึ่งองก่าอิมพิแคนซ์ของวงจรที่นำเสนอในรูปที่ 4.3



รูปที่ 4.18 ผลการตอบสนองทางคว<mark>า</mark>มถิ่ของค<mark>่า</mark>อิมพิแคนซ์ของวงจรเมื่อปรับกระแสไบอัส

ทดสอบการเปลี่ยนค่าความนำของตัวเหนี่ยวนำที่ออกแบบด้วยกระแสไบอัสจากภายนอก โดยกำหนดให้มีเงื่อนไขตามข้างต้น เมื่อทำการปรับเปลี่ยนกระแส  $I_B$  ให้มีก่าเท่ากับ  $I_B = 25 \ \mu$ A, 50  $\mu$ A และ 75  $\mu$ A ตามลำดับ ทำให้ได้ก่าอัตราขยายความนำ  $g_{ml} = g_{m2}$  มีก่าเท่ากับ 0.98 mA/V, 1.92 mA/V และ 2.88 mA/V ตามลำดับ จากเงื่อนไขดังกล่าวที่กำหนดทำให้ก่าตัวเหนี่ยวนำเป็นดังนี้  $L_{eq}$ = 12.3 mH, 2.7 mH และ 1.2 mH ตามลำดับ ซึ่งแสดงให้เห็นว่าการเปลี่ยนกระแสไบอัส  $I_B$  จาก ภายนอก สามารถปรับเปลี่ยนอัตราขยายก่าความนำของตัวเหนี่ยวนำที่ออกแบบได้ ดังแสดงในรูปที่ 4.18 และช่วงตอบสนองทางกวามถี่ของวงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบ อยู่ในช่วงที่ สอดกล้องกับทฤษฎีที่กวามถี่ประมาณ 4 kHz ถึงกวามถี่ 1 MHz ดังแสดงในรูปที่ 4.18



รูปที่ 4.19 ผลการตอบสน<mark>อ</mark>งทางเฟ<mark>ส</mark>ของวงจรเลียนแบบตัวเหนี่ยวนำ

รูปที่ 4.19 แสดงถึงผลการตอบสนองทางเฟสของตัวเหนี่ยวนำแบบลอยตัวที่ออกแบบ เมื่อ มีการเปลี่ยนแปลงกระแสไบอัสจากภายนอก  $I_{B_I} = I_{B_2} \cong 25 \ \mu\text{A}, 50 \ \mu\text{A}$  และ 75  $\mu\text{A}$  ซึ่งจะทำให้ก่า อัตราขยายก่ากวามนำ  $g_{m_I} = g_{m_2}$  มีถ่าเท่ากับ 0.98 mA/V, 1.92 mA/V และ 2.88 mA/V ตามลำดับ และทำให้กวามเหนี่ยวนำ  $L_{eq} = 12.3$  mH, 2.7 mH และ 1.2 mH ตามลำดับ นอกจากนี้เมื่อทำการวัด ก่าเฟสของสัญญาณอินพุต ( $v_{\mu}$ ) เมื่อกระแสไหลผ่านตัวเหนี่ยวจะมีก่ากวามต่างเฟส 86 องศา ซึ่ง ในทางทฤษฎีจะมีกวามต่างเฟส 90 องศา ดังแสดงในรูปที่ 4.19 และพบว่าช่วงการทำงานที่ สอดกล้องกับทฤษฎี



รูปที่ 4.20 ผลตอบสนองท<mark>างเว</mark>ลาของแรงคันและกระแสของวงจรที่นำเสนอ

จากรูปที่ 4.20 แสดงผลการจำลองของรูปคลื่นกระแสและแรงคันเมื่อไหลผ่านวงจร เลียนแบบตัวเหนี่ยวนำแบบลอยตัวที่ออกแบบ เมื่อกำหนดให้สัญญาณอินพุต (v<sub>in</sub>) ที่ป้อนผ่านวงจร เลียนแบบตัวเหนี่ยวนำมีค่าขนาดของแรงคันเท่ากับ 100 mV และค่าความถึ่ของสัญญาณอินพุต เท่ากับ 100 kHz พบว่าสัญญาณแรงคันที่ตกคร่อมตัวเหนี่ยวนำจะมีค่าเฟสนำหน้าสัญญาณกระแส (*i*<sub>i</sub>) ประมาณ 86 องศา ซึ่งพบว่ามีความสอดคล้องทฤษฎีของความต่างเฟสตัวเหนี่ยวนำที่ 90 องศา

# 4.7 ผลการออกแบบประยุกต์ใช้งานวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวในวงจร กรองผ่านแถบความลื่

การประยุกต์ใช้งานวงจรเลียนแบบตัวเหนี่ยวแบบลอยตัวที่ทำการออกแบบ โดย ประยุกต์ใช้ในวงจรกรองผ่านแถบความถี่ (bandpass filter) แสดงดังรูปที่ 4.21 เมื่อกำหนดให้ค่าใน วงจรกรองผ่านแถบความถี่มีค่าดังนี้ C = 1 nF, R = 1 k $\Omega$  และกำหนดให้ค่า  $L_{qq}$  ให้มีค่าเท่ากับ 2.7 mH สัญญาณอินพุตที่ป้อนผ่านวงจรกรองผ่านแถบความถี่มีค่างนาดของแรงดันเท่ากับ 100 mV และค่าความถี่ของสัญญาณอินพุตเท่ากับ 1 kHz – 10 MHz จากการกำหนดเงื่อนไขดังกล่าว พบว่า ทำให้ค่าความถี่กลาง (center frequency,  $f_c$ ) ของวงจรกรองผ่านแถบความถี่ มีค่าเท่ากับ 96.7 kHz ดังแสดงในรูปที่ 4.22


รูปที่ 4.21 วงจรกรองสัญญาณแบบกรองผ่านแถบความถึ่





รูปที่ 4.23 ผลต<mark>อบสนอ</mark>งทางเฟสของวงจรกรองผ่านแถบความถึ่

กำหนดให้ก่าในวงจรกรองผ่านแถบความถี่มีก่าดังนี้ C = 1 nF, R = 1 kΩ และกำหนดให้ ก่ากระแส  $I_{BI} = I_{B2}$  ให้มีก่าเท่ากับ 25  $\mu$ A, 50  $\mu$ A และ 75  $\mu$ A ตามถำดับ  $g_{mI} = g_{m2} \cong 0.98$  mA/V, 1.92 mA/V และ 2.88 mA/V ตามถำคับ จากการกำหนดกระแสไบอัส ทำให้  $L_{eq}$  ให้มีก่าเท่ากับ 12.3 mH, 2.7 mH และ 1.2 mH ตามถำดับ กำหนดให้สัญญาณอินพุดที่ป้อนผ่านวงจรกรองผ่านแถบ กวามถี่มีก่าขนาดของแรงคันเท่ากับ 100 mV และก่ากวามถึ่ของสัญญาณอินพุตเท่ากับ 1 kHz – 10 MHz แสดงผลตอบสนองทำงกวามถึ่ของวงจรกรองผ่านแถบความถึ่ของวงจรในรูปที่ 4.21 พบว่า เมื่อปรับก่ากวามเหนี่ยวนำในวงจรกรองแถบความถิ่ผ่าน ทำให้ก่ากวามถึ่กลาง (center frequency,  $f_c$ ) มีก่าเท่ากับ 45.3 kHz, 96.7 kHz และ 145.1 kHz ตามถำดับ ดังแสดงในรูปที่ 4.24



รูปที่ 4.24 ผลตอบสนองทางกว<mark>ามถ</mark>ึ่งองวงจรกรองผ่านแถบความถี่โดยการปรับค่า L<sub>eq</sub>

# 4.8 สรุปผลการจำลองวง<mark>จรเ</mark>ลี่ยนแบบตัวเหนี่ยวน้ำแบบลอยตัวด้วยวงจร VDIBA

จากผลการจำลองวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว ด้วยโปรแกรม PSPICE โดยใช้ วงจร VDIBA เป็นอุปกรณ์แอคทีฟหลัก จำนวน 2 ตัว และตัวเก็บประจุต่อเทียบกราวค์ จำนวน 1 ตัว เมื่อตรวจสอบคุณสมบัติของวงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบ พบว่าวงจรตัวเหนี่ยวนำที่ ออกแบบมีก่าผลตอบสนองกวามถี่ของเฟส โดยมีสัญญาณแรงคันนำหน้ากระแสประมาณ 86 องศา ซึ่งมีความใกล้เกียงกับก่าทฤษฎีที่ 90 องศา วงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบสามารถ ปรับเปลี่ยนก่าความเหนี่ยวนำด้วยวิธีทางอิเล็กทรอนิกส์ โดยการปรับกระแสไบอัสจากภายนอก ทำ ให้อัตรางยายก่าความนำเปลี่ยนแปลงไป วงจรตัวเหนี่ยวนำที่ออกแบบสามารถตอบสนองความถี่ได้ ในช่วงกวามถิ่ประมาณ 1 kHz – 1 MHz นอกจากนี้ได้ทำการประยุกต์ใช้วงจรเลียนแบบตัว เหนี่ยวนำแบบลอยตัวที่ออกแบบโดยการต่อเป็นวงจรกรองผ่านแถบความถี่ พบว่าสามารถสร้าง เป็นวงจรกรองผ่านแถบกวามถิ่ได้และสามารถเปลี่ยนก่าความถี่กลาง (ƒ) ได้ ด้วยการเปลี่ยนแปลง ก่าอัตราขยายก่าความนำ*g<sub>m</sub>* จากการปรับกระแสไบอัสจากภายนอก *I<sub>g</sub>* อีกด้วย

# บทที่ 5 ผลการทดลองวงจรเลียนแบบตัวเหนี่ยวนำ

ในบทนี้ได้ทำการทดลองและต่อวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว ที่ได้ทำการ ออกแบบและนำเสนอไว้ในบทที่ 4 ซึ่งในบทที่ 5 แสดงถึงขั้นตอนและวิธีเก็บผลการทดลองโดยใช้ ไอซีเบอร์ CA3080 ต่อร่วมกับ LF356 สำหรับสร้างเป็นวงจร VDIBA จากนั้นนำวงจร VDIBA ดังกล่าว มาต่อเข้าด้วยกันเพื่อสร้างเป็นวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวที่นำเสนอ ผลการ ทดสอบคุณสมบัติของวงจรดังกล่าว พบว่ามีแนวโน้มเป็นไปตามหลักการทางทฤษฎีที่ได้นำเสนอ อีกทั้งยังมีความสอดคล้องกับผลที่ได้จากการจำลองด้วยโปรแกรม PSPICE ในบทที่ 4 อีกด้วย ซึ่งขั้นตอนในการทดสอบคุณสมบัติต่างๆ ของวงจรที่นำเสนอมีดังหัวข้อต่อไปนี้

## 5.1 การทดลองวงจร VDIBA

การออกแบบและสังเคราะห์วงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวสามารถยืนยันผลการ ออกแบบได้จากการต่อวงจรทดลองด้วยอุปกรณ์ที่มีใช้จริงทั่วไป ทั้งนี้พื่อนำผลจากการต่อทดลอง จริงและผลจากการจำลองด้วยโปรแกรม PSPICE มาเปรียบเทียบกับทฤษฎีที่นำเสนอ ในการ ทดลองโครงสร้างวงจร VDIBA จะประกอบด้วย ไอซี เบอร์ CA3080 จำนวน 1 ตัว ไอซี เบอร์ LF356 จำนวน 1 ตัว และอุปกรณ์พาสซีฟ คือ ตัวต้านทานงำนวน 3 ตัว และตัวเก็บประจุจำนวน 1 ตัว โดยโครงสร้างวงจร VDIBA ที่ใช้ในการทดลอง สามารถแสดงได้ดังรูปที่ 5.1 ส่วนในรูปที่ 5.2 จะแสดงบอร์ดของวงจร VDIBA ที่ใช้ในการทดลอง ซึ่งคุณสมบัติของไอซีแต่ละตัวจะมีหน้าที่ ดังต่อไปนี้ ไอซี เบอร์ CA3080 จะทำหน้าที่เป็นวงจรงยายสัญญาณผลต่าง (differential amplifier) ของภาคอินพุต ในส่วนของไอซี เบอร์ LF356 จะทำหน้าที่เป็นวงจรตามแรงดัน (current follower) หรือ วงจรบัฟเฟอร์ (buffer amplifier) โดยโครงสร้างของวงจร VDIBA ดังรูปที่ 5.1 สามารถปรับ อัตรางยายถ่าความนำได้ด้วยการเปลี่ยนกระแสไบอัสที่ตัวไอซี เบอร์ CA3080



# 5.2 การทดลองเมื่อทำการเปลี่ยนแปลงอัตราขยายค่าความนำ

เพื่อวัดคุณสมบัติการเปลี่ยนแปลงค่าอัตรางยายค่าความนำ (g<sub>m</sub>) โดยการเปลี่ยนค่ากระแส ใบอัส I<sub>B</sub> จากภายนอก ซึ่งในที่นี้ได้ทำการป้อนสัญญาณอินพุตด้วยสัญญาณงนาด 100 mV<sub>pp</sub> ความถิ่งองสัญญาณรูปไซน์ 50 kHz ผลการทดลองที่ได้พบว่าเมื่อมีการเปลี่ยนแปลงค่ากระแส ใบอัส I<sub>B</sub> สามารถทำให้อัตรางยายค่าความนำเปลี่ยนแปลงไปด้วย ดังแสดงในรูปที่ 5.3 ถึงรูปที่ 5.5 ซึ่งแสดงผลตอบสนองทางเวลาเมื่อแปรค่ากระแสไบอัส I<sub>B</sub> เท่ากับ 25 μA 50 μA 75 μA 100 μA 125 μA และ 150 μA และรูปที่ 5.6 แสดงการเปลี่ยนแปลงของอัตราขยายค่าความนำเทียบกับ สัญญาณที่ขั้ว z (v<sub>z</sub>) เมื่อปรับค่ากระแสไบอัส I<sub>B</sub>ในช่วง 10 μA ถึง 250 μA



รูปที่ 5.3 ผลตอบสนองทางเวลาของแรงคันที่ขั้ว z เมื่อเปลี่ยนก่า  $I_{\scriptscriptstyle B}=25\,\mu\mathrm{A}$  และ 50  $\mu\mathrm{A}$ 



รูปที่ 5.4 ผลตอบสนองทางเวลาของแรงคันที่ขั้ว z เมื่อเปลี่ยนค่า  $I_{\scriptscriptstyle B}$  = 75  $\mu {
m A}$  และ 100  $\mu {
m A}$ 



รูปที่ 5.5 ผลตอบสนองทางเวลาของแรงดันที่ขั้ว z เมื่อเปลี่ยนค่า  $I_{\scriptscriptstyle B}=125\,\mu{
m A}$  และ 150  $\mu{
m A}$ 



รูปที่ 5.6 แรงคันที่ขั้ว z เมื่อเปลี่ยนค่า  $I_{\scriptscriptstyle B}$ 

ตารางที่ 5.1 ค่าของแรงคันที่ขั้ว z เมื่อเปลี่ยนค่า I<sub>B</sub>

| $I_{B}(\mu A)$ | $g_m(mA/V)$ | $v_{z}(V)$ |
|----------------|-------------|------------|
| 10             | 0.384       | 0.41       |
| 20             | 0.769       | 0.77       |
| 30             | 1.153       | 1.48       |
| 40             | 1.538       | 1.54       |
| 50             | 1.923       | 2.04       |
| 60             | 2.307       | 2.31       |
| 70             | 2.692       | 2.71       |
| 80             | 3.076       | 3.1        |
| 90             | 3.461       | 3.5        |
| 100            | 3.846       | 3.85       |
| 110            | 4.230       | 4.24       |
| 120            | 4.615       | 4.63       |
| 130            | 5.0         | 5.1        |
| 140            | 5.384       | 5.4        |
| 150            | 5.769       | 5.78       |
| 160            | 6.153       | 6.2        |
| 170            | 6.538       | 6.6        |
| 180            | 6.923       | 7.1        |
| 190            | 7.307       | 7.4        |
| 200            | 7.692       | 7.71       |
| 210            | 8.076       | 8.3        |
| 220            | 8.461       | 8.7        |
| 230            | 8.846       | 9.9        |
| 240            | 9.230       | 12.2       |
| 250            | 9.615       | 17.3       |

# 5.3 การทดสอบสัญญาณที่ขั้ว พ- ของวงจร VDIBA

รูปที่ 5.7 ถึงรูปที่ 5.9 แสดงผลตอบสนองทางเวลาของการส่งผ่านแรงคันที่ขั้ว *w*- ของวงจร VDIBA โดยการป้อนสัญญาณไซน์ขนาด 300 mV<sub>p-p</sub> ความถี่มีค่าเท่ากับ 50 kHz ซึ่งพบว่าขนาดของ สัญญาณที่ขั้ว *w*-(*v*<sub>w</sub>) และสัญญาณที่ขั้ว *z*(*v*<sub>2</sub>) มีเฟสตรงข้ามกัน เมื่อแปรค่ากระแสไบอัส *I*<sub>B</sub> เท่ากับ 25 µA 50 µA และ 75 µAซึ่งมีความสอดกล้องกับคุณสมบัติของวงจร VDIBA ที่นำเสนอ



รูปที่ 5.8 ผลตอบสนองทางเวลาของ  $v_{w}$  และ  $v_z$  ที่  $I_B = 50 \,\mu {
m A}$ 



รูปที่ 5.9 ผลตอบสนองทางเวลาของ  $v_{w}$  และ  $v_z$  ที่  $I_B$  = 75  $\mu {f A}$ 

# 5.4 การทดลองคุณสมบัติวง<mark>จรเลี</mark>ยนแบบตั<mark>วเ</mark>หนี่ยวนำแบบลอยตัว

ทำการทดลองวงจรเลียนแบบตัวเหนี่ยวนำที่ในเสนอในรูปที่ 4.7 (บทที่ 4) โดยการใช้ โกรงสร้างของวงจร VDIBA ในรูปที่ 5.1 ซึ่งในการทดลองวงจรเลียนแบบตัวเหนี่ยวนำ ได้นำบอร์ด ของวงจร VDIBA ที่นำเสนอในรูปที่ 5.2 จำนวน 2 บอร์ค มาต่อร่วมกันกับตัวเก็บประจุ จำนวน 1 ตัว ดังแสดงในรูปที่ 5.10



รูปที่ 5.10 โครงสร้างวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัวที่นำเสนอ

จากการทดลองวงจรเลียนแบบตัวเหนี่ยวนำโดยใช้โครงสร้างวงจรดังรูปที่ 5.10 สามารถ แสดงผลการทดลองคุณสมบัติของวงจรที่นำเสนอ โดยนำผลการทดลองดังกล่าวมาทำการ เปรียบเทียบกับผลที่ได้จากทางทฤษฎี เมื่อกำหนดให้แหล่งจ่ายที่ป้อนให้กับวงจรมีค่าเท่ากับ  $\pm 5 V$ ดัวเก็บประจุ *C* ในวงจรที่นำเสนอในรูปที่ 5.10 มีค่าเท่ากับ 10 nF และกำหนดค่ากระแสไบอัสจาก ภายนอก  $I_B$  ให้มีค่าเท่ากับ 25 A, 50 A และ 75 A ซึ่งทำให้ก่าความเหนี่ยวนำ  $L_{qq}$  มีค่า 12.3 mH 2.7 mH และ 1.2 mH ตามลำดับ นอกจากนี้ได้นำวงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบมาทดสอบ และเปรียบเทียบคุณสมบัติของแรงดันอินพุตและแรงดันเอ้าท์พุตของผลตอบสนองทางเวลาของตัว เหนี่ยวนำ ดังแสดงในรูปที่ รูปที่ 5.11 ถึงรูปที่ 5.13



รูปที่ 5.11 เปรียบเทียบสัญญาณมุมต่างเฟสตัวเหนี่ยวนำ L<sub>eq</sub> = 12.3 mH



รูปที่ 5.12 เปรียบเทียบสัญญาณมุมต่างเฟสตัวเหนี่ยวนำ  $L_{eq}$  = 2.7 mH



รูปที่ 5.13 เปรียบเทียบสัญญาณมุมต่างเฟสตัวเหนี่ยวนำ  $L_{eq}$  = 1.2 mH

เมื่อทำการป้อนสัญญาณอินพุตรูปคลื่นไซน์ขนาด 300 mV<sub>pp</sub> ที่มีความถี่ของสัญญาณ 50 kHz พบว่าผลตอบสนองทางเวลาของวงจรจริงที่นำเสนอ โดยสัญญาณอินพุตและสัญญาณเอ้าพุตมี เฟสของวงจรมีค่าใกล้เคียงกับค่าทางทฤษฎีที่มุมเฟส 90° ดังรูปที่ 5.11 ถึงรูปที่ 5.13 และเมื่อทำการ เปลี่ยนแปลงค่าตัวเหนี่ยวนำ (L<sub>eq</sub>) จากการปรับค่ากระแสไบอัส (I<sub>B</sub>) ให้มีค่าเป็น 25 A, 50 A และ 75 A พบว่าก่ากวามต่างเฟสของตัวเหนี่ยวจะมีกวามสอดกล้องกับก่าที่ได้จากการจำลองในบทที่ 4 และเป็นไปตามตารางที่ 5.2

| I <sub>B</sub> | <i>8</i> m | $L_{eq}$ | ค่ามุมต่าง    | ก่ากวามผิดพลาด  |      |  |
|----------------|------------|----------|---------------|-----------------|------|--|
| (µA)           | (mA/V)     | (mH)     | ผลจากการจำลอง | ผลจากการวัดจริง | (%)  |  |
| 25             | 0.98       | 12.3     | 86            | 86              | -    |  |
| 50             | 1.92       | 2.7      | 86            | 87              | 1.16 |  |
| 75             | 2.88       | 1.2      | 86            | 88              | 2.32 |  |

ตารางที่ 5.2 เปรียบเทียบค่าความต่างเฟสของ  $L_{eq}$ ที่ได้จากการออกแบบด้วยอุปกรณ์ไอซีสำเร็จรูป

จากการออกแบบและวัคค่าคุณสมบัติของวงจรเลียนแบบตัวเหนี่ยวนำในรูปที่ 5.10 พบว่า ค่าความเหนี่ยวนำ *L<sub>eq</sub>* ที่ได้จากการออกแบบ เมื่อทำการปรับค่ากระแสไบอัส (*I<sub>B</sub>*) ดังตารางที่ 5.3 พบว่าผลที่ได้จากการทคลองมีค่าใกล้เคียงกับผลการจำลองวงจรที่นำเสนอในรูปที่ 4.7 (บทที่ 4) ด้วยโปรแกรม PSPICE โดยรายล<mark>ะเอี</mark>ยดแสดงในตารางที่ 5.3



รูปที่ 5.14 ผลการตอบสนองทางความถึ่ของค่าอิมพิแคนซ์ของวงจรเมื่อปรับกระแสไบอัส

ทดสอบการเปลี่ยนค่าความนำของตัวเหนี่ยวนำที่ออกแบบด้วยกระแสไบอัสจากภายนอก โดยกำหนดให้มีเงื่อนไขตามข้างต้น เมื่อทำการปรับเปลี่ยนกระแสไบอัส I<sub>B</sub> ให้มีค่าเท่ากับ I<sub>B</sub> = 25 μA, 50 μA และ 75 μA ตามลำดับ ทำให้ได้ก่าอัตราขยายความนำ <sub>Sm1</sub> = <sub>Sm2</sub> มีก่าเท่ากับ 0.98 mA/V, 1.92 mA/V และ 2.88 mA/V ตามลำดับ จากเงื่อนไขดังกล่าวที่กำหนดทำให้ก่าตัวเหนี่ยวนำ เป็นดังนี้ L<sub>eq</sub> = 12 mH, 2.9 mH และ 1.3 mH ตามลำดับ ซึ่งแสดงให้เห็นว่าการเปลี่ยนกระแส ใบอัส I<sub>B</sub> จากภายนอก สามารถปรับเปลี่ยนอัตราขยายก่ากวามนำของตัวเหนี่ยวนำที่ออกแบบได้ ดัง แสดงในรูปที่ 5.14 และช่วงตอบสนองทางกวามถี่ของวงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบ อยู่ ในช่วงที่สอดกล้องกับทฤษฏีที่กวามถี่ประมาณ 1 kHz ถึงกวามถี่ 170 kHz ดังแสดงในรูปที่ 5.14

ตารางที่ 5.3 การเปรียบเทียบค่าความเหนี่ยวนำของ L<sub>eq</sub> ที่ได้จากการทดลองและการจำลองด้วย โปรแกรม PSPICE

| I <sub>B</sub> | <i>g m</i> | ค่าความคว   | ก่าความผิดพลาด |     |              |     |
|----------------|------------|-------------|----------------|-----|--------------|-----|
| (µA)           | (mA/V)     | ผลจากการจำล | ០៶             | ผลจ | ากการวัดจริง | (%) |
| 25             | 0.98       | 12.3        |                |     | 12           | 7.4 |
| 50             | 1.92       | 2.7         |                |     | 2.9          | 7.4 |
| 75             | 2.88       | 1.2         |                |     | 1.3          | 8.3 |

# 5.5 การทดลองวงจรกรองผ่านแถบความถี่ เมื่อนำวงจรเลียนแบบตัวเหนี่ยวนำแบบ ลอยตัวประยุกต์ใช้งาน

ในหัวข้อนี้ได้นำวงจรเลียนแบบตัวเหนี่ยวแบบลอยตัวที่ทำการออกแบบ นำมาประยุกต์ใช้ งานในวงจรกรองผ่านแถบความถี่ (bandpass filter) ดังรูปที่ 5.12 โดยกำหนดให้ค่าในวงจรกรอง ผ่านแถบความถี่มีค่าดังนี้ C = 1 nF, R = 1 k $\Omega$  และทำการเปลี่ยนแปลงค่า  $L_{q}$  ให้มีค่าเท่ากับ 1 mH และ 1.2 mH ตามลำดับ จากการกำหนดเงื่อนไขดังกล่าว ทำให้ค่าความถิ่กลาง (center frequency,  $f_{c}$ ) ของวงจรดังแสดงในรูปที่ 5.13 และรูปที่ 5.14



รูปที่ 5.15 วงจรกรองสัญญาณแบบกรองผ่านแถบความถึ่

จากวงจรกรองสัญญาณแบบกรองผ่านแถบความถี่รูปที่ 5.15 สามารถหาค่าความถี่กลาง f<sub>c</sub> ได้จากสมการ

$$f_c = \frac{1}{2f\sqrt{L_{eq}C}}$$
(5.1)

เมื่อกำหนดให้  $f_c$  คือ ความถี่กลาง

- $L_{_{eq}}$  คือ ค่าความเหนี่ยวนำสมมูล ในวงจรกรองผ่านแถบความถึ่
- C คือ ค่าความจุของตัวเกี<mark>่ยป</mark>ระจุ ในวงจรกรองผ่านแถบความถึ่



รูปที่ 5.16 ผลตอบสนองทางความถี่ของวงจรกรองผ่านแถบความถี่ เมื่อ  $L_{_{eq}}=1~\mathrm{mH}$ 



รูปที่ 5.17 ผลตอบสนองทางกวามถี่ของวงจรกรองผ่านแถบความถี่ เมื่อ  $L_{_{eq}}$  = 1.2 mH

| d       | A           | a       |      | d               |    |        |            |    | d                 | d۱  | ทย       |              |
|---------|-------------|---------|------|-----------------|----|--------|------------|----|-------------------|-----|----------|--------------|
| ตารางท่ | ี 5 4 เปรีย | าแทยาเจ | าควา | ามถักลาง        | f  | าเองวง | ารกรองผ    | 11 | ່ມແຄງເອງງານຄ      | ท่  | ได้จากก  | າງຊາທຸດຄຸຄ   |
|         | 2.100000    | Dono Di |      | 199 0111 01 1 4 | JC |        | 001100 111 |    | 00001 D11 0 10001 | ••• | 01101101 | , 10 1111010 |

| $I_{B}$                    | <i>8</i> <sub>m</sub> | L <sub>eq</sub> | $f_c(k)$      | Hz)     | ค่าความ |  |  |
|----------------------------|-----------------------|-----------------|---------------|---------|---------|--|--|
| (µA)                       | (mA/V)                | (mH)            | ผลจากการคำนวณ | ผิดพลาด |         |  |  |
|                            |                       |                 |               |         | (%)     |  |  |
| 80                         | 3.06                  | 1               | 159.3         | 158,4   | 0.56    |  |  |
| 75                         | 2.88                  | 1.2             | 145.3         | 144.9   | 0.27    |  |  |
| <i>้ายา</i> ลัยเทคโนโลยัล, |                       |                 |               |         |         |  |  |

ตารางที่ 5.4 แสดงผลตอบสนองทางความถี่ของวงจรกรองผ่านแถบความถี่ของวงจรในรูป ที่ 5.15 เมื่อทำการปรับค่า  $L_{eq}$  ให้มีเท่ากับ 1 mH และ 1.2 mH โดยการปรับค่ากระแส  $I_{BI} = I_{B2}$  ให้มี ก่าเท่ากับ 80  $\mu$ A และ 75  $\mu$ A ตามถำดับ  $g_{mI} = g_{m2} \cong 3.06$  mA/V และ 2.88 mA/V ตามถำดับ พบว่า เมื่อทำการปรับค่าความเหนี่ยวนำในวงจรกรองแถบความถี่ผ่าน จะส่งผลให้ความถี่กลางของวงจร  $f_c$  มีค่าเท่ากับ 158.4 kHz และ 144.9 kHz ผลที่ได้จากการทดลองดังกล่าวมีความสอดกล้องกับ หลักการทฤษฎีที่นำเสนอ

## 5.6 สรุปผลการทดลอง

ในบทนี้ได้ทำการตรวจสอบคุณสมบัติของวงจรเลี่ยนแบบตัวเหนี่ยวนำแบบลอยตัว ที่ทำ การทดลองด้วยไอซีสำเร็จรูปที่มีการใช้ทั่วไป มาต่อร่วมกันให้มีคุณสมบัติเทียบเลียงกับวงจร VDIBA ที่นำเสนอ จากการทดลองผลตอบสนองทางเวลาของวงจรเลียนแบบตัวเหนี่ยวนำที่ ออกแบบ พบว่าแรงดันที่ตกคร่อมวงจรดังกล่าวมีเฟสนำหน้า 88 องศา ซึ่งมีแนวโน้มใกล้เคียงกับก่า ทฤษฎีที่ 90 องศา วงจรเลียนแบบตัวเหนี่ยวนำที่ออกแบบสามารถปรับเปลี่ยนค่าความเหนี่ยวนำ ได้ จากการปรับกระแสไบอัสจากภายนอก โดยวงจรเลียนแบบตัวเหนี่ยวนำที่นำเสนอสามารถนำไป ประยุกต์ใช้งานในวงจรกรองผ่านแถบความถี่ และพบว่าสามารถทำการเปลี่ยนแปลงค่าความถี่กลาง จากการปรับค่าความเหนี่ยวนำในวงจร นอกจากนี้ยังสามารถยืนยันคุณสมบัติของวงจรที่นำเสนอ ที่ได้จากการทดลอง ว่ามีความกับค่าที่ได้จากการจำลองด้วยโปรแกรม PSPICE ซึ่งเป็นไปตาม หลักการทางทฤษฎี



# บทที่ 6 บทสรุปและข้อเสนอแนะ

#### บทสรุปงานวิจัย 6.1

ในบทนี้เป็นการวิเคราะห์ผลการทคลองที่ได้จากวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว โดยผลตอบสนองทางความถึ่ของวงจรที่นำ<mark>เส</mark>นอ เมื่อกำหนดให้ C= 10 nF โดยปรับค่ากระแส ใบอัสในวงจร  $I_{\scriptscriptstyle B1} = I_{\scriptscriptstyle B2} \cong 25~\mu {
m A},~50~\mu {
m A}$  และ 75  $\mu {
m A}$  ตามลำดับ จากเงื่อนไขดังกล่าวทำให้ได้ก่า ความเหนี่ยวนำ L<sub>eq</sub> เท่ากับ 12.3 mH, 2.70 mH และ 1.2 mH ตามลำดับ ซึ่งพบว่าสามารถ ้เปลี่ยนแปลงค่าความเหนี่ยวนำได้โดยการปรับค่ากระแสไบอัสจากภายนอก เมื่อพิจารณา ้ความสัมพันธ์ของกระแสและแรงคันข<mark>อ</mark>งวงจรเ<mark>ลี</mark>ยนแบบตัวเหนี่ยวนำแบบลอยตัว โดยการป้อน ้อินพุตเป็นสัญญาณไซน์ พบว่าแรงดั<mark>นที่ตั</mark>วเหนี่ยว<mark>นำดั</mark>งกล่าวจะนำหน้ากระแส 86 องศา และมีช่วง การทำงานอยู่ระหว่าง 10 kHz /-/ 1 MHz จากนั้นน้ำวงจรเลียนแบบตัวเหนี่ยวแบบลอยตัวมา ้ประยุกต์ใช้งานในวงจรกรองผ่านแถบความถี่ โดยปรับค่าความเหนี่ยวนำ  $L_{_{eq}}$  ให้มีค่าเท่ากับ 1 mH และ 1.2 mH ซึ่งผลตอบสนองค่าความถี่กลาง (f) ของวงจรมีค่า เท่ากับ 158.4 kHz และ 144.9 kHz ตามลำดับ จากผลการจำลองและผลการทดลองจากอุปกรณ์ที่มีการใช้งานอยู่ทั่วไปที่กล่าวมาข้างต้น พบว่าวงจรเลียนแบบ<mark>ตัวเหนี่ยวนำสามารถเปลี่ยนแป</mark>ลงค่<mark>าตัวเ</mark>หนี่ยวนำได้จากกระแสไบอัส ภายนอก อีกทั้งยังมีคุณสมบัติที่สอดคล้องกับหลักการทางทฤษฎี นอกจากนี้ยังสามารถนำมา ประยุกต์ใช้งานในวงจรกรอง<mark>ผ่านแถบความถี่ ซึ่งมีคุณส</mark>มบัติที่สอคคล้องกับค่าทางทฤษฎีที่ได้ <sup>7</sup>วักยาลัยเทคโนโลยีสุร นำเสนอ

#### ข้อเสนอแนะแนวทางการวิจัย 6.2

การออกแบบวงจรเลียนแบบตัวเหนี่ยวนำแบบลอยตัว ที่ใช้วงจร VDIBA เป็นอุปกรณ์แอค ทีฟหลัก สามารถปรับค่าความเหนี่ยวนำด้วยวิธีทางอิเล็กทรอนิกส์จากการปรับกระแสไบอัสจาก ภายนอกได้นั้น โดยโครงสร้างภายในใช้เทคโนโลยีแบบไบซีมอส มีข้อดีคือ ทำให้อัตรางยายค่า ้ความนำมีความเป็นเชิงเส้น อย่างไรก็ตามโครงสร้างดังกล่าวเป็นการรวมทั้งสองเทคโนโลยีเข้า ้ด้วยกัน จึงทำให้เกิดกวามซับซ้อนในการสร้างเป็นวงจรรวม ดังนั้นถ้าผู้วิจัยต้องการมุ่งเน้นไปที่การ ้ออกแบบและสร้างวงจรรวมอาจต้องออกแบบวงจรให้ใช้เทคโนโลยีเดียวกันที่ยังคงคุณสมบัติที่ดี ้เอาไว้ นอกจากนี้โครงสร้างของวงจรตัวเหนี่ยวนำที่นำเสนอยังคงที่ใช้อุปกรณ์แอกทีฟจำนวน 2 ตัว ในการออกแบบและสังเคราห์วงจร อาจจะเกิดความยุ่งยากในการปรับค่ากระแสไบอัสอีกทั้งยังเป็น การสิ้นเปลืองกำลังงานที่ใช้ในวงจร ดังนั้นในการออกแบบและสังเคราะห์วงจรดังกล่าว จึงควร คำนึงถึงจำนวนอุปกรณ์แอคทีฟและพาสซีฟให้น้อยลง เพื่อสะดวกและลดความซับซ้อนในการ สร้างเป็นวงจรรวมอีกด้วย



## รายการอ้างอิง

- R. Schaumann, M. S. Ghausi and K. R. Laker, (1990). Design of Analog Filters: Passive, Active
   RC, and Switched Capacitor. London: Prentice-Hall International, Inc.
- J. W. Horng, (2002). Current differencing buffered amplifiers based single resistance controlled quadrature oscillator employing grounded capacitors. IEICE Trans. Fund., E85-A, pp. 1416–9.
- W. Kiranon and P. Pawarangkoon, (1997). Floating inductance simulation based on current conveyors. Electron. Lett. 33, pp. 1748-1749.
- P. V. Ananda Mohan, (1998). Grounded capacitor based grounded and floating inductance simulation using current conveyors. Electron. Lett. 34, 1037-1038.
- E. Yuce, (2007). Inductor implementation using a canonical number of active and passive elements. Int. J. Electron, 94. 317-326.
- C. Psychalinos and A. Spanidou, (2006). Current amplifier-based grounded and floating inductance simulators. Int. J. Electron. Commun. (AEU), 60 168-171.
- J. W. Horng, (2005). Current conveyor based all-pass filters and quadrature oscillators employing grounded capacitors and resistors. Comp. and Electri. Engi, vol. 31, pp. 81-92.
- M. Kumngern and K. Dejhan, (2009). DDCC-based quadrature oscillator with grounded capacitors and resistors. Active and Passive Elec. Comp. vol. 2009, pp. 1-4.
- W. Tangsrirat, T. Pukkalanun and W. Surakampontorn, (2008). CDBA based universal biquad filter and quadrature oscillator. Active and Passive Elec. Comp, Article ID 247171, 6 pages, doi: 10.1155/2008/247171,.
- A. M. Soliman, (2000). Current-feedback operational amplifier based oscillators. Analog Integr. Circ. Sig. Process, vol. 23, no. 1, pp. 45-55.
- W. Tangsrirat and S. Pisitchalermpong, (2007). CDBA-based quadrature sinusoidal oscillator. Frequenz, vol. 61, no. 3-4, pp. 102–104.

- D. Biolek, R. Senani, V. Biolkova, Z. Kolka, (2008). Active elements for analog signal processing: classification, review, and new proposals. Radio engineering, vol. 17 no. 4, pp. 15-32.
- V. Biolkova, Z. Kolka, D. Biolek, (2009). Fully balanced voltage differencing buffered amplifier and its applications. Proc. of The 52<sup>nd</sup> MWSCAS, pp. 45-48.
- J. Bajer, D. Biolek, V. Biolkova and Z. Kolka, (2010). Voltage-mode balanced-outputs quadrature oscillator using FB-VDBAs. Proc. of Int. Conf. on Microelectronics (ICM), pp. 491-494.
- F. Kacar, A. Yesil, A. Noori, (2012). New CMOS realization of voltage differencing buffered amplifier and its biquad filter application. Radio engineering., vol. 21, no.1, pp. 333-339.
- N. Khatib and D. Biolek, (2013). New voltage mode universal filter based on promising structure of voltage differencing buffered amplifier. Proc. of The 23<sup>th</sup> Radioelektronika, pp. 171-181.
- R. Sotner, J. Jerabek, N. Herencsar, (2013). Voltage differencing buffered/inverted amplifiers and their applications for signal generation. Radio engineering., vol.22, no.2, pp. 490-504.
- A. Gilney, E. Alaybeyoglu and H. Kuntman, (2013). New CMOS realization of z copy voltage differencing buffered amplifier and its current-mode filter application. Proc. of The 8<sup>th</sup> DTIS, pp. 68 – 71,
- E. Yuce, (2007). On the implementation of the floating simulators employing a single active element. Int. J. Electron. Commun. (AEU) 61, pp. 453-458.
- M. Sagbas, U. E. Ayten, H. Sedef and M. Koksal, (2009). Electronically tunable floating inductance simulator. Int. J. Electron. Commun. (AEU) 63, pp. 423-427.
- E. Yuce and S. Minaei, (2009). Novel floating simulated inductors with wider operatingfrequency ranges. Microelectron. J. 40, pp. 928-938.
- D. Prasad, D. R. Bhaskar and A. K. Singh, (2010). New grounded and floating simulated inductance circuits using current differencing transconductance amplifiers. Radio engineering 19, pp. 194-198.

- E. Yuce, (2010). A novel floating simulation topology composed of only grounded passive elements. Int. J. Electron. 97, pp. 249-262.
- M. A. Ibrahim, S. Minaei, E. Yuce, N. Herencsar and J. Koton, (2012). Lossy/lossless floating/grounded inductance simulation using one DDCC. Radio engineering 21, pp. 3-10.
- U. E. Ayten, M. Sagbas, N. Herencsar and J. Koton, (2012). Novel general element simulators using CBTA. Radio engineering 21, pp. 11-19.
- W. Tangsrirat and W. Surakampontorn, (2006). Electronically Tunable Floating Inductance Simulation Based on Current-Controlled Current Differencing Buffered Amplifiers. ThammasatI nt. J. Sc. Tech, vol. 11, No. 1.
- E. Yuce, O. Cicekoglu and S. Minael, (2006). Novel floating inductance and FDNR simulators employing ccii+s. Analog Integrated Circuits and Signal Processing, 15, pp. 287–291.
- E. Yuce, (2006). On the realization of the floating simulators using only grounded passive components. Analog Integrated Circuits and Signal Processing, vol.49, pp.161–166.
- E. Yuce, (2006). CCII-Based Grounded to Floating Immittance Converter and a Floating Inductance Simulator. Analog Integrated Circuits and Signal Processing, vol.46, pp. 287-291,
- J. W. Horng, (2010). Lossless inductance simulation and voltage-mode universal biquadratic filter with one input and five outputs using DVCCs. Analog Integr Circ Sig Process, vol. 62, pp. 407–413.
- P. Prommee and M. Somdunyakanok, (2011). CMOS-based current controlled DDCC and its applications to capacitance multiplier and universal filter. Int. J.Electron. Commun.(AEU), vol.65, pp. 1–8.
- U. Ayten, M. Sagbas, N. Herencsar, and J. Koton, (2012). Novel Floating FDNR, Inductor and Capacitor Simulator Using CBTA. Radio engineering, vol. 21, no. 1, pp. 11-19.
- E.Yuce, S.tokat, H.Alpaslan, (2013). Grounded capacitor-based new foating inductor simulators and a stability test. Turkish Journal of Electrical Engineering & Computer Sciences, vol.21, pp. 1-12.

- O.Channumsin, J. Pimpol, C.Thongsopa, W.Tangsrirat, (2015). **VDBA-based Floating Inductance Simulator with a Grounded Capacitor**. Proceeding of International Conference on Information Technology and Electrical Engineering(ICITEE2015), 7th, pp. 114-117.
- W. Kiranon and P. Pawarangkoon, (1997). Floating inductance simulation based on current conveyors. Electron. Lett. 33, pp. 1748-1749.
- P. V. Ananda Mohan, (1998). Grounded capacitor based grounded and floating inductance simulation using current conveyors. Electron. Lett. 34, pp. 1037-1038.
- E. Yuce, (2007) Inductor implementation using a canonical number of active and passive elements. Int. J. Electron. 94, pp. 317-326.
- C. Psychalinos and A. Spanidou, (2006). Current amplifier-based grounded and floating inductance simulators. Int. J. Electron. Commun. (AEU) 60, pp. 168-171.
- E. Yuce, (2007). On the implementation of the floating simulators employing a single active element. Int. J. Electron. Commun. (AEU) 61, pp. 453-458.
- M. Sagbas, U. E. Ayten, H. Sedef and M. Koksal, (2009). Electronically tunable floating inductance simulator. Int. J. Electron. Commun. (AEU) 63, pp. 423-427.
- E. Yuce and S. Minaei, (2009). Novel floating simulated inductors with wider operating frequency ranges. Microelectron. J. 40, pp. 928-938.
- D. Prasad, D. R. Bhaskar and A. K. Singh, (2010). New grounded and floating simulated inductance circuits using current differencing transconductance amplifiers. Radio engineering 19, pp. 194-198.
- E. Yuce, (2010). A novel floating simulation topology composed of only grounded passive elements. Int. J. Electron. 97, pp. 249-262.
- M. A. Ibrahim, S. Minaei, E. Yuce, N. Herencsar and J. Koton, (2012). Lossy/lossless floating/grounded inductance simulation using one DDCC. Radio engineering 21, pp. 3-10.
- U. E. Ayten, M. Sagbas, N. Herencsar and J. Koton, (2012). Novel general element simulators using CBTA. Radio engineering 21, pp. 11-19.

- D. Biolek, R. Senani, V. Biolkova and Z. Kolka, (2008). Active elements for analog signal processing: classification, review, and new proposals. Radio engineering 17, pp. 15-32.
- A. Yesil, F. Kacar and K. Gurkan, (2014). Lossless grounded inductance simulator employing single VDBA and its experimental band-pass filter application. Int. J. Electron. Commun. (AEU), vol.68, pp. 143-150.
- P. Whig and S. N. Ahmad, (2014). CMOS integrated VDBA-ISFET device for water quality monitoring. International Journal of Intelligent Engineering and Systems, vol. 7, no.1.
- W. Tangsrirat, O. Onjan, T. Pukkalanun, (2014) BiCMOS Realization of Voltage Differencing
   Buffered Amplifier (VDBA) and Its Application. Proc. of The 29<sup>th</sup> ITC-CSCC.
- R. Sotner, J. Jerabek and N. Herencsar, (2013). Voltage differencing buffered/inverted amplifiers and their applications for signal generation. Radio engineering 22, pp. 490-504.
- N. Herencsar, S. Minaei, J. Koton, E. Yuce and K. Vrba, (2013). New resistorless and electronically tunable realization of dual-output VM all-pass filter using VDIBA. Analog Integr. Circ. Signal Process. 74, pp. 141-154.
- N. Herencsar, O. Cicekoglu, R. Sotner, J. Koton and K. Vrba, (2013). New resistorless tunable voltage-mode universal filter using single VDIBA. Analog Integr. Circ. Signal Process. 76, pp. 251-260.
- K. L. Pushkar, D. R. Bhaskar and D. Prasad, (2014). Voltage-mode new universal biquad filter configuration using a single VDIBA. Circuits Syst. Signal Process. 33, pp. 275-285.
- T. Pukkalanun and W. Tangsrirat, (2014). Simple BiCMOS voltage differencing inverting buffered amplifier (VDIBA) realization and application. Proceedings of 2014 the 4th International Workshop on Computer Science and Engineering-Winter (WCSE-2014), pp. 58-63.
- W. Tangsrirat, (2015). Simple BiCMOS realization of full balanced voltage differencing buffered amplifier. Rev. Roum. Sci. Techn.-Électrotechn. et Énerg. 60, pp. 409-415.
- K. C. Smith and A. S. Sedra. (1968). The current conveyor A new circuit building block. Proceedings of the IEEE, vol. 56, no. 8, pp. 1368-1369.

- A. S. Sedra, G. W. Roberts and F. Gohh, (1990). The current conveyor: history, progress and new results. Proceedings of the IEE, Part G, vol. 137, no. 2, pp. 78-84.
- A. Sedra and K. C. Smith. (1970). A second generation current conveyor and its application. IEEE Transactions on Circuit Theory, vol. CT-17, no. 1, pp. 132-134.
- A. Fabre, O. Saaid, F. Wiest and C. Boucheron, (1995). Current controlled bandpass filter based on translinear conveyors. Electronics Letters, vol. 31, no. 20, pp. 1727-1728.
- W. Chiu, S. I. Liu, H. W. Tsao and J. J. CHEN, (1996). CMOS differential difference current conveyors and their applications. IEE Proceedings-Circuits, Devices and Systems, vol. 143, no. 2, pp. 91-96.
- O. H. Elwan and A. M. Soliman, (1997). Novel CMOS differential voltage current conveyor and its application. IEE Proceedings-Circuits, Devices and Systems, vol. 144, no. 3, pp. 195-200.
- R. L. Geiger and E. Sanchez-Sinencio, (1985). Active filter design using operational transconductance amplifiers : A tutorial. IEEE Circuits and Devices Magazine, pp. 20-32.
- T. Deliyannis, Y. Sun and J. K. Fidler, (1999). Continuous-Time Active Filter Design. CRC Press LLC, Flofida.
- J. Wu, (1994). Current-mode high-order OTA-C filters. International Journal of Electronics, vol. 76, no. 6, pp. 1115-1120.
- H. P. Chen, Y. Z. Liao and W. T. Lee, (2009). Tunable mixed-mode OTA-C universal filter.
   Analog Integrated Circuits and Signal Processing, vol. 58, no. 2, pp. 135-141.
- R. Nawrocki and U. Klein, (1998). New OTA-C capacitor realization of a universal biquad. Electronics Letters, vol. 85, no. 5, pp. 553-560.
- R. Senani, (1998). New electronically tunable OTA-C sinusoidal oscillator. Electronics Letters, vol. 25, no. 4, pp. 286-287.
- H. Kuntman and A. Ozpinar, (1989). On the realization of DO-OTA-C oscillators. Microelectronics Journal, vol. 29, no. 12, pp. 991-997.
- H. Alpaslan, E. Yuce (2015). Inverting CFOA based lossless and lossy grounded inductor simulators. Circuits Systems and Signal Processing, vol. 34, no.10, pp. 3081-3100.

ภาคผนวก <mark>ก</mark>

บทความวิชากา<mark>รที่ได้รับการ</mark>ตีพิมพ์เผยแพร่ในระหว่างศึกษา



# รายชื่อบทความวิชาการที่ได้รับการตีพิมพ์เผยแพร่ในระหว่างศึกษา

## งานตีพิมพ์วารสารระดับนานาชาติ

Jirapun Pimpol, Orapin Channumsin, Chanchai Thongsopa, and Worapong Tangsrirat. "VDIBAbased Floating Lossless Inductance Simulator Employing a Single grounded Capacitor", Far East Journal of Electronics and Communications, Volume16, Number3: Pages 615-627, India, 2016.

## งานประชุมวิชาการระดับนานาชาติ

- Jirapun Pimpol, Orapin Channumsin, Chanchai Thongsopa, and Worapong Tangsrirat. **"MOSFET-C Realziation of Sinusoidal Quadrature Oscillator"**, 2015 International Symposium on Multimedia and Communication Technology (ISMAC), Thailand, 2015.
- Jirapun Pimpol, Orapin Channumsin, Chanchai Thongsopa, and Worapong Tangsrirat. **"VDBAbased Floating Inductance Simulator with a Grounded Capacitor "**, 2015 7th International Conference on Information Technology and Electrical Engineering (ICITEE), Thailand, 2015.





Far East Journal of Electronics and Communications © 2016 Pushpa Publishing House, Allahabad, India Published Online: August 2016 http://dx.doi.org/10.17654/EC016030615 Volume 16, Number 3, 2016, Pages 615-627

ISSN: 0973-7006

## VDIBA-BASED FLOATING LOSSLESS INDUCTANCE SIMULATOR EMPLOYING A SINGLE GROUNDED CAPACITOR

Jirapun Pimpol<sup>1</sup>, Orapin Channumsin<sup>2</sup>, Chanchai Thongsopa<sup>1</sup> and Worapong Tangsrirat<sup>3,\*</sup>

School of Telecommunication Engineering Suranaree University of Technology 111 University Avenue Muang District, Nakhonratchasima 30000, Thailand

<sup>2</sup>Faculty of Engineering Rajamangala University of Technology Isan Khon Kaen Campus Khon Kaen 40000. Thailand

<sup>3</sup>Faculty of Engineering

King Mongkut's Institute of Technology Ladkrabang (KMITL) Chalongkrung Road, Ladkrabang

e-mail: worapong.ta@kmitt.ac.th

### Abstract

This paper presents an actively floating lossless inductance simulator based on employing voltage differencing inverting buffered amplifiers (VDIBAs) as new active components. The proposed synthetic inductor

Received: January 28, 2016; Accepted: February 18, 2016

Keywords and phrases: voltage differencing inverting buffered amplifier (VDIBA), lossless inductance simulator, impedance function.

\*Corresponding author

#### Jirapun Pimpol et al.

employs only two VDIBAs and one grounded capacitor, which is resistorless structure and suitable for integrated circuit design. The realized equivalent inductance is electronically adjustable through the transconductance parameter of the VDIBA. An application example of the proposed tunable floating lossless inductor on the realization of the second-order RLC bandpass filter has been designed and simulated. PSPICE simulation results with standard 0.35 µm BiCMOS process model are also included to demonstrate the utility as well as the workability of the proposed simulator.

### 1. Introduction

It is well-known fact that the floating inductor is one of the important elements in electric circuit design and active network synthesis. However, it is impractical to fabricate a large-valued physical inductor in the integrated circuit technology because its characteristic is far from the ideal behavior, and it requires a large chip area. Although on chip inductors in spiral is a new research area, they still occupy a large chip area and have low quality factor (Q), and their values are very small, usually in order of 1 nH. Therefore, there are several works on the realization of actively floating lossless inductance simulators circuits using various high-performance active building blocks, such as, second-generation current conveyors (CCIIs) [1-3], current amplifiers (CAs) [4], modified current feedback operational amplifier (MCFOA) [5], dual-output current controlled current conveyors (DO-CCCIIs) [6], differential voltage current conveyors (DVCCs) [7, 9], current differencing transconductance amplifiers (CDTAs) [8], differential difference current conveyors (DDCCs) [10] and current backward transconductance amplifiers (CBTAs) [11]. However, the inductance simulator circuits in [1, 2, 7, 8] employ three or more active building blocks, which enlarge the chip area. In [1-3, 5, 7, 9-11], at least three passive components are required for floating inductance simulations. The simulators of [1-3, 5, 7, 10] are also realized with ungrounded passive components. The inductors in [6] and [7] use two kinds of active building blocks for their realizations. Moreover, the equivalent inductance values realized from [1-5, 7, 9, 10] cannot be tuned electronically.

616

VDIBA-based Floating Lossless Inductance Simulator ... 617

Recently, new circuit ideas of analog active building blocks for providing the potentiality in a class of analog signal processing are reviewed and introduced [12]. One of them is the newly defined active circuit building block, named voltage differencing inverting buffered amplifier (VDIBA) [13]. As a result, there are several attempts recently to design a class of analog signal processing and signal generations/solutions using VDIBAs as active elements [14-16]. This work proposes a synthetic floating lossless inductance simulator circuit using only two VDIBAs, and one grounded capacitor. The proposed floating simulator can be tuned electronically by the transconductance parameter of the VDIBA. The performance of the proposed floating simulator circuit has been further demonstrated on an illustrative example of the active RLC bandpass filter design. To demonstrate the circuit workability and its application, the performance verification through PSPICE program using standard 0.35-µm BiCMOS technology has been provided.

## 2. Description of Voltage Differencing Inverting Buffered Amplifier (VDIBA)

The schematic symbol and the behavior model of the proposed VDIBA are shown in Figures 1(a) and 1(b), respectively:



(a) Circuit symbol



(b) Equivalent circuit



### Jirapun Pimpol et al.

Ideally, the VDIBA device has high-impedance voltage differencing input terminals labeled as p and n, high-impedance current output terminal z, and low-impedance output of inverting voltage terminal noted as w-. The relationship between voltage and current terminals of the VDIBA can be expressed by the following matrix equation:

$$\begin{bmatrix} i_p \\ i_n \\ i_z \\ v_{w-} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_m & -g_m & 0 & 0 \\ 0 & 0 & -1 & 0 \end{bmatrix} \cdot \begin{bmatrix} v_p \\ v_n \\ v_z \\ i_{w-} \end{bmatrix}.$$
 (1)

In equation (1), the parameter  $g_m$  refers to the transconductance gain of the VDIBA, which normally is controlled by means of electronic.

The realization of the VDIBA device in BiCMOS technology is shown in Figure 2 [17].



The input stage consists of input transistors  $(M_1 - M_2, Q_1 - Q_4)$ , and current mirror transistors  $(M_3, Q_5 - Q_6)$ . Transistors  $M_4 - M_5$  represent the output stage, which provide the terminal w-. The MOS input transistors  $M_1$  and  $M_2$  provide very high input impedance and very low bias currents. Because of their low transconductance, the bipolar input transistors  $Q_1 - Q_4$ are added to provide an extra gain stage. The current mirror  $M_3, Q_5 - Q_6$  is

618

VDIBA-based Floating Lossless Inductance Simulator ... 619

an improved BiCMOS version of the mirror. The MOS transistor  $M_3$ reduces the effect of the base currents of the bipolar transistors in such a way that a very accurate current mirror is realized. The small-signal effective transconductance  $(g_m)$  of the VDIBA derived from this stage can be given by:

$$g_m = \frac{I_B}{V_T},\tag{2}$$

where  $V_T$  is the thermal voltage that approximately equal to 26 mV at 27°C. It is evident from equation (2) that the  $g_m$ -value can be tuned linearly and electronically by an external DC bias current  $I_B$ .

For the output stage, transistors  $M_4 - M_5$  form the common-source amplifier with diode connected load. The small-signal effective voltage gain  $(v_w/v_z)$  can be determined by using hybrid- $\pi$  model in which both the body effect and the output resistance of the two transistors have been included. Assume that all transistors operate in the active region. Therefore, the resulting voltage gain in Figure 2 can be approximately found as:

$$\frac{v_{w-}}{v_z} \cong -\frac{g_{m4}}{g_{m5}},\tag{3}$$

where  $g_{mi}$  denotes the conductance of transistor  $M_i$ . Under the simplifying assumption that  $g_{m4} \cong g_{m5}$ , thus  $v_{w-} \cong -v_z$  as expected. 3. Proposed Floating Lossless Inductance Simulator

Figure 2 shows the proposed floating lossless inductance simulator circuit. It consists of only two VDIBAs and one grounded capacitor without any external passive resistor; hence, the circuit is resistorless and canonical structure. Routine circuit analysis using equation (1) yields the following admittance parameter matrix:

$$[Y] = \left(\frac{g_{m1}g_{m2}}{sC}\right) \begin{bmatrix} 1 & -1\\ -1 & 1 \end{bmatrix}.$$
 (4)

## Jirapun Pimpol et al.

Therefore, the simulator of Figure 3 realizes the floating inductor with the equivalent inductance value given by

$$L_{eq} = \frac{C}{g_{m1}g_{m2}},\tag{5}$$

which can be adjusted electronically either by  $g_{m1}$  or  $g_{m2}$  over wide range. Since the circuit consists of only active VDIBA devices and a grounded capacitor, thereby easily implementing in monolithic form. In addition to this realization, an ideal floating inductor is realized without the need of any component matching constraints.



Considering the non-idealities of the VDIBA, the relationship of equation (1) turns to:

$$\begin{bmatrix} i_{p} \\ i_{n} \\ i_{z} \\ v_{w-} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_{m} & -g_{m} & \left( sC_{z} + \frac{1}{R_{z}} \right) & 0 \\ 0 & 0 & -\beta & R_{w} \end{bmatrix} \cdot \begin{bmatrix} v_{p} \\ v_{n} \\ v_{z} \\ i_{w-} \end{bmatrix},$$
(6)

620

VDIBA-based Floating Lossless Inductance Simulator ... 621

where  $R_z$  and  $C_z$  are the parasitic resistance and capacitance at terminal z,  $R_w$  is the parasitic resistance at the terminal w- and  $\beta$  is the non-ideal voltage gain of the buffer of the VDIBA, respectively.

Considering the parasitic impedances of the VDIBA into account by assuming  $\beta \cong 1$ , the input admittance of the proposed lossless inductor in equation (4) can be modified as:

$$[Y] = \left[\frac{g_{m1}g_{m2}R_z}{1+sR_z(C+C_z)}\right] \begin{bmatrix} 1 & -1\\ -1 & 1 \end{bmatrix}.$$
 (7)

From the above expression, the effect of these parasitics on the synthetic inductor in Figure 3 can be practically alleviated by choosing

$$C \gg C_z$$
 and  $\frac{1}{sC} \gg R_z$ . (8)

Considering the effect of the non-ideal gain  $\beta$  on the proposed inductance simulator by assuming  $R_z \cong \infty$  and  $C_z = R_w \cong 0$ , the equivalent inductance value in equation (5) converts to:

$$L_{eq} = \frac{C}{\beta g_{m1} g_{m2}}.$$
 (9)

Sensitivities of the realized  $L_{eq}$  are evaluated with respect to active and passive components and are obtained as:

$$S_{C}^{L_{eq}} = \frac{1}{1 - S_{C}^{L_{eq}}} = S_{m1}^{L_{eq}} = S_{m2}^{L_{eq}} = 1.$$
(10)

All sensitivity figures are found to be less than or equal to unity in magnitude, which exhibit attractive performance.

#### 5. Performance Verification and Application

To verify the theoretical prediction, the proposed inductor circuit in Figure 3 has been simulated with PSPICE program. To implement the VDIBA device in simulations, the BiCMOS technology structure depicted in

#### Jirapun Pimpol et al.

Figure 2 has been employed using standard 0.35-µm BiCMOS process parameters [18]. The transistor aspect ratios (W/L in µm/µm) were set as: 14/0.7 and 28/0.7 for all the NMOS and PMOS transistors, respectively. The DC supply voltages and bias currents were, respectively, chosen as: + V = -V = 1V and  $I_A = 25\mu A$ . In the following simulation purpose, the proposed floating simulator circuit given in Figure 3 was simulated with C = 10nF.

The simulated typical waveforms of input voltage  $(v_{in} = v_1 - v_2)$  and input current  $(i_{in} = i_1 = -i_2)$  through the proposed circuit are shown in Figure 4. In simulation, the input voltage  $v_{in}$  is a sinusoidal wave of 100 mV (peak) with frequency of 100 kHz, and the designed transconductance gains are taken as:  $g_{m1} = g_{m2} = 4.92 \text{ mA/V}$  ( $I_{B1} = I_{B2} = 50 \mu \text{A}$ ). With this component setting, the ideal value of the realized equivalent inductance is  $L_{eq} = 2.7 \text{mH}$ . The results of Figure 3 indicate that the current  $i_{in}$  lags the voltage  $v_{in}$  by 86° approximately, which is very close to the ideal value of 90°.





The impedances of the proposed floating inductor of Figure 3 relative to frequency for different transconductance values are plotted in Figure 5. The

622

VDIBA-based Floating Lossless Inductance Simulator ... 623

transconductance values were selected as:  $g_m = g_{m1} = g_{m2} \cong 0.98 \text{ mA/V}$ , 1.92 mA/V and 2.88 mA/V ( $I_B = I_{B1} = I_{B2} \cong 25\mu\text{A}$ , 50 $\mu\text{A}$  and 75 $\mu\text{A}$ ), which results in  $L_{eq} = 12.3 \text{ mH}$ , 2.7mH and 1.2mH, respectively. As can be observed from Figure 5, the proposed circuit works pretty well between 10kHz and 1MHz.



Figure 5. Theoretical and simulated frequency characteristics of the impedance of the proposed floating lossless inductor in Figure 3.
# Jirapun Pimpol et al.

As an application example, the proposed floating inductance simulator in Figure 3 is employed in the RLC bandpass filter shown in Figure 6. The floating inductor is simulated with  $g_m = g_{m1} = g_{m2} \cong 1.92 \text{ mA/V}$ , to obtain  $L_{eq} = 2.7 \text{ mH}$ . Figure 7 shows the frequency response of the bandpass filter of Figure 6, which appears that the simulation result obtained by using the real passive inductor and the proposed inductance simulator are in good agreement. Furthermore, in order to demonstrate the electronic controllability of the proposed floating inductor, the value of  $L_{eq}$  in Figure 6 was adjusted to 12.3 mH, 2.7 mH and 1.2 mH, by changing  $g_m = 0.98 \text{ mA/V}$ , 1.92 mA/V, 2.88 mA/V, respectively. This tuning leads to obtain the center frequency characteristics of the bandpass filter of Figure 6 for three different values of  $L_{eq}$  compared with the theoretical responses are shown in Figure 8. It is also demonstrated that, by using the inductor of Figure 3, the  $f_c$  of the filter becomes an electronically tunable property.



Figure 6. Second-order RLC bandpass filter.

624



Figure 7. Ideal and simulated frequency responses of the bandpass filter in Figure 6.



Figure 8. Gain-frequency responses of the bandpass filter in Figure 6 with electronically tunable  $L_{eq}$ .

## Jirapun Pimpol et al.

## 6. Conclusions

The simple circuit configuration for the realization of an electronically tunable floating lossless inductance simulator based on VDIBA has been described. The inductor is realized with only two VDIBAs as active elements together with a single grounded capacitor, resulting in canonical structure and resistorless configuration. The value of the realized equivalent inductance can be tuned electronically through the transconductance gains of the VDIBAs. The proposed inductance simulator circuit has been shown to be useful in realizing of a second-order RLC bandpass active filter. The simulation results using real 0.35-µm BiCMOS process parameters have also been given to confirm the theory, and to demonstrate the performances of the proposed circuit and its application.

# Acknowledgement

This work was supported by Faculty of Engineering, Rajamangala University of Technology Isan, Khon Kaen Campus. The support in part by School of Telecommunication Engineering, Suranaree University of Technology is also gratefully acknowledged.

## References

- W. Kitanon and P. Pawarangkoon, Floating inductance simulation based on current conveyors, Electron. Lett. 33 (1997), 1748-1749.
- [2] P. V. Ananda Mohan, Grounded capacitor based grounded and floating inductance simulation using current conveyors, Electron Lett. 34 (1998), 1037-1038.
- [3] E. Yuce, Inductor implementation using a canonical number of active and passive elements, Int. J. Electron. 94 (2007), 317-326.
- [4] C. Psychalinos and A. Spanidou, Current amplifier-based grounded and floating inductance simulators, Int. J. Electron. Commun. (AEU) 60 (2006), 168-171.
- [5] E. Yuce, On the implementation of the floating simulators employing a single active element, Int. J. Electron. Commun. (AEU) 61 (2007), 453-458.
- [6] M. Sagbas, U. E. Ayten, H. Sedef and M. Koksal, Electronically tunable floating inductance simulator, Int. J. Electron. Commun. (AEU) 63 (2009), 423-427.

626

## VDIBA-based Floating Lossless Inductance Simulator ... 627

- [7] E. Yuce and S. Minaei, Novel floating simulated inductors with wider operatingfrequency ranges, Microelectron. J. 40 (2009), 928-938.
- [8] D. Prasad, D. R. Bhaskar and A. K. Singh, New grounded and floating simulated inductance circuits using current differencing transconductance amplifiers, Radioengineering 19 (2010), 194-198.
- [9] E. Yuce, A novel floating simulation topology composed of only grounded passive elements, Int. J. Electron. 97 (2010), 249-262.
- [10] M. A. Ibrahim, S. Minaei, E. Yuce, N. Herencsar and J. Koton, Lossy/lossless floating/grounded inductance simulation using one DDCC, Radioengineering 21 (2012), 3-10.
- [11] U. E. Ayten, M. Sagbas, N. Herencsar and J. Koton, Novel general element simulators using CBTA, Radioengineering 21 (2012), 11-19.
- [12] D. Biolek, R. Senani, V. Biolkova and Z. Kolka, Active elements for analog signal processing: classification, review, and new proposals, Radioengineering 17 (2008), 15-32.
- [13] R. Sotner, J. Jerabek and N. Herencsar, Voltage differencing buffered/inverted amplifiers and their applications for signal generation, Radioengineering 22 (2013), 490-504.
- [14] N. Herencsar, S. Minaei, J. Koton, E. Yuce and K. Vrba, New resistorless and electronically tunable realization of dual-output VM all-pass filter using VDIBA, Analog Integr. Circ. Signal Process. 74 (2013), 141-154.
- [15] N. Herencsar, O. Cicekoglu, R. Sotner, J. Koton and K. Vrba, New resistorless tunable voltage-mode universal filter using single VDIBA, Analog Integr. Circ. Signal Process. 76 (2013), 251-260.
- [16] K. L. Pushkar, D. R. Bhaskar and D. Prasad, Voltage-mode new universal biquad filter configuration using a single VDIBA, Circuits Syst. Signal Process. 33 (2014), 275-285.
- [17] T. Pukkalanun and W. Tangsrirat, Simple BiCMOS voltage differencing inverting buffered amplifier (VDIBA) realization and application, Proceedings of 2014 the 4th International Workshop on Computer Science and Engineering-Winter (WCSE-2014), 26-28 Dec. 2014, pp. 58-63.
- [18] W. Tangsrirat, Simple BiCMOS realization of full balanced voltage differencing buffered amplifier, Rev. Roum. Sci. Techn.-Électrotechn. et Énerg. 60 (2015), 409-415.

2015

2015 International Symposium on Multimedia and Communication Technology September 23 – 25, 2015, Classic Karneo Hotel, Ayutthaya, Thailand

# MOSFET-C Realziation of Sinusoidal Quadrature Oscillator

Orapin Channumsin\*

Jirapun Pimpol\*\*

Chanchai Thongsopa\*\*

Worapong Tangsrirat\*\*\*

\*Faculty of Engineering, Rajamangala University of Technology Isan, Khon Kaen Campus, Khon Kaen 40000, Thailand, E-mail : pinmut@hotmail.com

\*\* School of Telecommunication Engineering, Suranaree University of Technology, 111 University Avenue, Muang District, Nakhonratchasima 30000, Thailand E-mail : jppimpol@hotmail.com

\*\*\*Faculty of Engineering, King Mongkut's Institute of Technology Ladkrabang (KMITL), Chalongkrung road, Ladkrabang, Bangkok 10520, Thailand. E-mail: ktworapo@kmitl.ac.th

Abstract—This study presents the voltage-mode sinusoidal quadrature oscillator suitable for MOSFET-C realization. The presented quadrature oscillator employs the newly defined active element, named voltage differencing gain amplifier (VDGA) together with one electronic grounded resistor, and two grounded passive capacitors. The oscillator circuit provides the advantage features of independent electronic control of oscillation condition and oscillation frequency. The performance of the presented quadrature oscillator has been verified by the practical PSPICE model of the VDGA, and the obtained results show a sufficient agreement with the theoretical conclusions.

Keywords—Voltage Differencing Gain Amplifier (VDGA); Quadrature Oscillator (QO); voltage-mode circuit.

### I. INTRODUCTION

Recently, the newly defined active building block, namely the voltage differencing gain amplifier (VDGA), was first introduced in [1]. The VDGA device was developed as an adaptation of voltage differencing buffered amplifier (VDBA) [2]-[3]. This is due to fact that the output stage of the VDBA is mainly composed of the unity-gain voltage buffer, which does not provide an electronic adjustment characteristic. In order to obtain advanced electronic controllability, the new VDGA device has been developed such that its voltage output stage is realized by the variable gain voltage amplifier. As a result, the VDGA is especially suitable for electronically tunable voltage-mode circuits, since its conceptually a combination of the voltage differencing unit and the currentcontrolled voltage amplifier.

The sinusoidal quadrature oscillator has wide application in modern electronic or communication systems, instrumentation and measurements. The several sinusoidal quadrature oscillator schemes and applications based on using various high-performance active building blocks were developed in the literature [4]-[16]. Unfortunately, however, these oscillator circuits reported in [4]-[14] need a large number of passive components. In [7]-[15], the structures require the floating passive components and some external passive resistors [4]-[14], which are not desirable from the point of view of integrated circuit implementation. Moreover, the works given in [14],[16] cannot produce quadrature output voltages with 90°-phase difference.

Considering these facts, this paper presents an alternative configuration for realizing the voltage-mode quadrature sinusoidal oscillator. The circuit contains only two VDGAs, one grounded electronic resistor and two grounded capacitors, which can be made fully integrated based on MOS-C realization. It also generates two sinusoidal output voltages with  $90^{\circ}$  phase shift, and exhibits an independent current controllability of the oscillation condition and the frequency of oscillation. The PSPICE simulation results using TSMC 0.35- $\mu$ m CMOS technology are given to confirm the theory.



II. THE VDGA

The circuit symbol of the VDGA is shown in Fig. 1. The characteristic of the VDGA can be expressed by the following set of the circuit equations [1]:

$$i_p = i_n = 0, \quad i_z = g_m (v_p - v_n), \quad v_w = \beta v_z$$
 (1)

Page 138

2015 International Symposium on Multimedia and Communication Technology September 23 – 25, 2015, Classic Kameo Hotel, Ayutthaya, Thailand

where  $g_m$  and  $\beta$  are the transconductance and voltage gain of the VDGA, respectively. From eq.(1), the difference of the  $v_p$ and  $v_n$  voltages is transformed into the current through the terminal z by the transconductance  $g_m$ . The voltage  $v_x$  on this terminal is then amplified and also transferred into voltage  $v_w$ 

ISMAC

at the terminal w by the voltage gain  $\beta$ . Fig. 2 shows the CMOS realization of the VDGA [1]. The internal structure of this circuit is composed of three Arbel-Goldminz transconductors [17]. In this case, the  $g_m$ -value of each transconductance cell can be determined by the output transistor transconductance, which can be expressed as:

$$g_{nk} = \left(\frac{g_{m1k}g_{m2k}}{g_{mk} + g_{m2k}}\right) + \left(\frac{g_{m3k}g_{m4k}}{g_{m3k} + g_{m4k}}\right)$$
(2)

where  $g_{mi} = \sqrt{\mu C_{os}(W_i/L_i)I_{\beta}}$  is the transconductance value of the *i*<sup>th</sup> transistor (*i* = 1, 2, 3, 4), respectively, *i*<sub>Bi</sub> is the bias current of the *i*<sup>th</sup> transistor,  $\mu$  is the carrier mobility,  $C_{ox}$  is the gate-oxide capacitance per unit area, and W and L are the effective channel width and length of the *i*<sup>th</sup> transistor,  $g_{pai}$  (k =A, B, C) is the small-signal transconductance gain of  $M_{Bi}$ , respectively. The voltage gain  $\beta$  can be controlled electronically as the following relation:

$$\beta = \frac{v_w}{v_z} = \frac{g_{mB}}{g_{mC}} \tag{3}$$

where  $g_{mb}$  and  $g_{mC}$  are the  $g_n$ -value of the transconductance cell M<sub>IB</sub>-M<sub>4B</sub> and M<sub>1C</sub>-M<sub>4Q</sub> respectively. According to



### III. PROPOSED QUADRATURE OSCILLATOR IMPLEMENTED FROM VDGAs

Fig. 3(a) shows the proposed quadrature sinusoidal oscillator, employing VDGAs, one electronic resistor and two grounded capacitors. In Fig. 3(a), the electronic grounded resistor R is realized by using parallel connection of two NMOS transistors (MR<sub>1</sub> and MR<sub>2</sub>) operated in triode region, as shown in Fig.3(b). Therefore, the equivalent resistance is given by :

$$=\frac{1}{K(V_{C}-2V_{T})}$$
 (4)

which is the adjustable electronically by the external control voltage  $V_C$  [18].

R

The characteristic equation for the proposed oscillator in Fig. 3(a) can be written by:

$$s^{2} + \frac{s}{C_{1}} \left[ \frac{1}{R} - \beta_{1} g_{m1} \right] + \frac{\beta_{1} \beta_{2} g_{m1} g_{m2}}{C_{1} C_{2}} = 0$$
 (5)

Fig. 2. CMOS implementation of the VDGA [1].

Page 139



Fig. 3. (a) Proposed VDGA-based quadrature sinusoidal oscillator (b) Electronic grounded resistor using two MOSs.

From eq.(5), the oscillation condition and the frequency of oscillation ( $\omega_b$ ) can also be obtained as:

 $\frac{1}{R} = \beta_1 g_{m1}$ 

and

Eq.(6) shows that the oscillation condition can be controlled independently by tuning *R*. Since the value of *R* depends on the control voltage  $V_C$ , the oscillation condition is electronically controllable. On the other hand, the  $\omega_c$  from eq.(7) is electronically adjusted through the  $g_m$ -value without affecting the condition of oscillation.

From Fig. 3(a), the relationship between two quadrature output voltages  $V_{o1}$  and  $V_{o2}$  can be expressed as



where the phase shift is  $\phi = 90^{\circ}$ . This quadrature outputs  $V_{o1}$  and  $V_{o2}$ .

2015 International Symposium on Multimedia and Communication Technology September 23 – 25, 2015, Classic Kameo Hotel, Ayutthaya, Thailand

Taking into account the non-ideal VDGAs, the relationship of the terminal currents and voltages given in Eq.(1) can be written as

$$i_p = i_n = 0, \quad i_z = \alpha g_m (v_p - v_n), \quad v_w = \beta v_z$$
 (9)

where  $\alpha$  and  $\beta$  are, respectively, the tracking errors of the VDGA. Reanalysis the VDGA-based oscillator configuration of the Fig. 3 with Eq.(5) yields the modified characteristic equation becomes

$$s^{2} + \frac{s}{C_{1}} \left[ \frac{1}{R} - \alpha_{1} \beta_{1} g_{m1} \right] + \frac{\alpha_{1} \alpha_{2} \beta_{1} \beta_{2} g_{m1} g_{m2}}{C_{1} C_{2}} = 0 \quad (10)$$

In this case, the oscillation condition and the frequency of oscillation can be calculated as:

$$\frac{1}{R} = \alpha_1 \beta_1 g_{m1} \tag{11}$$

$$\omega_o = \sqrt{\frac{\alpha_1 \alpha_2 \beta_2 g_{m1} g_{m2}}{C_1 C_2}}$$
(12)

### IV. PSPICE VERIFICATION

To demonstrate the workability of the proposed VDGAbased quadrature oscillator circuit in Fig. 3, the following circuit component values were chosen as:  $I_{BA} = I_{BB} = I_{BC} = 10$  $\mu$ A,  $V_c = 1.35$  V(R = 5.3 kΩ) and  $C_1 = C_2 = 22$  pF, resulting in  $g_m \equiv 190 \ \mu$ A/V and  $f_o = o_o/2\pi \equiv 1.37$  MHz, respectively. The simulated transient responses for the sinusoidal output signals  $V_{o1}$  and  $V_{o2}$  of the proposed oscillator circuit of Fig. 3 are depicted in Fig. 4. The simulated  $f_o$  was found to be approximated as :  $f_o \equiv 1.34$  MHz. Fig. 5 also shows the simulated frequency spectrums for both outputs, giving the total harmonic distortion (THD) equal to 2.01%. It can be shown that the simulation results are in great agreement with the theoretical predictions. The total power consumption of the proposed circuit in Fig. 3 was mentioned to be approximately 0.546 mW.

Page 140

and

(6)

(7)



This paper describes a sinusoidai quadrature oscillator employing two VDGAs, one electronic resistor and two grounded capacitors. The proposed oscillator circuit provides simultaneously two quadrature sinusoidal output waveforms of 90° phase shift, which can be used as a current-controlled variable frequency sinusoidal oscillator.

### ACKNOWLEDGMENT

This work was supported by Faculty of Engineering, Rajamangala University of Technology Isan, Khon Kaen Campus. The support in part by School of Telecommunication Engineering, Suranaree University of Technology is also gratefully acknowledged.

## REFERENCES

- J. Satansup and W. Tangsrirat, "CMOS realization of voltage differencing gain amplifier (VDGA) and its application to biquad filter," *Indian J. Eng. Mater. Sci.*, vol. 20, pp. 457-464, December 2013.
  V. Biołkova, Z. Kolka and D. Biołek, "Fully balanced voltage differencing bufferd amplifier and its applications," *Proc. of The 52<sup>ed</sup> MINSCAS*, Cancun, Mexico, 2009.
  E. Keger, A. Vaeil and A. Nordi, "Many CMOS realization of voltage [1]
- [2]
- F. Kacar, A. Yesil and A. Noori, "New CMOS realization of voltage differencing buffered amplifier and its biquad filter applications," *Radioengineering*, vol. 21, no. 1, pp. 333-339, 2012. [3]
- J. W. Homg, "Current conveyor based all-pass filters and quadrature [4]
- 3. w. rooms, "Content conveyor onsect an-pass meets and quadrature oscillators employing grounded capacitors and resistors," *Comp. and Electri. Engl.*, vol. 31, pp. 81-92, 2005.
  M. Kumngem and K. Dejhan, "DDCC-based quadrature oscillator with grounded capacitors and resistors," *Active and Passive Elec. Comp.*, vol. 2009, pp. 1-4, 2009. [5]
- A. Soliman, "Current-feedback operational amplifier based oscillators," Analog Integr. Circ. Sig. Process., vol. 23, no. 1, pp. 45-55, [6]
- J. Bajer, D. Biolek, V. Biolkova and Z. Kolka "Voltage-mode balanced-outputs quadrature oscillator using FB-VDBAs," Proc. of Int. Conf. on Microelectronics (ICM), p. 491-494, 2010. [7]
- F. Yucela and E. Yuce, "CCII based more tunable voltage-mode all-pass filters and their quadrature oscillator applications," *Int. J. Electron. Commun. (AEU)*, vol. 68, no. 1, pp. 1-9, 2014. [8]
- [9] W. Tangsrirat, T. Pukkalanun and W. Surakampontorn, "CDBA based universal biquad filter and quadrature oscillator," Active and Passive Elec. Comp., Article ID 247171, 6 pages, doi: 10.1155/2008/247171, 2008.
- W. Horng, "Current differencing buffered amplifiers based single resistance controlled quadrature oscillator employing grounded capacitors," *IEICE Trans. Fund.*, E85-A:1416-9, 2002.
   W. Tangsrirat and S. Pisitchalermpong, "CDBA-based quadrature sinusoidal oscillator," *Frequenz*, vol. 61, no. 3-4, pp. 102-104, 2007.
- [12] A. M. Soliman, "Pathological realizations of the DCVC (CDBA) and applications to oscillators and filters," *Int. J. Electron. Commun. (AEU)*, vol. 65, no. 12, pp. 985–92, 2011.
- [13] A. M. Soliman, "Transformation of oscillators using Op Amps, unity gain cells and CFOA," *Analog Integr. Circ. Sig. Process.*, vol. 65, pp. 105-14, 2010.
- [14] D. R. Bhaskar, D. Prasad and K. L. Pushkar, "Fully uncoupled electronically controllable sinusoidal oscillator employing VD-DIBAs," Circuits Syst., vol. 4, pp. 264-268, 2013.
- [15] R. Sotner, J. Jerabek and N. Herenesar, "Voltage differencing buffered/ inverted amplifiers and their "applications for signal generation," *Radioengineering*, vol. 2, no. 2, p. 490–504, 2013.
   [16] J. W. Horng, "A sinusoidal osefilator using current-controlled current

- J. W. Horng, "A sinusoidal oscillator using current-controlled current conveyors,". Int. J. Electron., vol. 88, pp. 659-664, 2001.
   A. F. Arbel and L. Goldminz, "Output stage for current-mode feedback amplifiers theory and applications," Analog Integr. Circ. Sig. Process., vol. 2, no. 8, pp. 243-255, 1992.
   W. Tangstriet, O. Chanhumsin and T. Pukkalanun, "Universal voltage-mode SIFO-type biquad with fully MOS-C realization using DDCCTAs," Indian J. Pure & Appl. Phys., vol. 51, pp. 516-522, 2013.

Page 141

2015 7th International Conference on Information Technology and Electrical Engineering (ICITEE), Chiang Mai, Thailand

# VDBA-based Floating Inductance Simulator with a Grounded Capacitor

Orapin Channumsin\*

Jirapun Pimpol\*\*

Chanchai Thongsopa\*\*

Worapong Tangsrirat\*\*\*

\*Faculty of Engineering, Rajamangala University of Technology Isan, Khon Kaen Campus, Khon Kaen 40000, Thailand, E-mail : orapin.ch@rmuti.ac.th

\*\*School of Telecommunication Engineering, Suranaree University of Technology, 111 University Avenue, Muang District, Nakhonratchasima 30000, Thailand E-mail : jppimpol@hotmail.com

\*\*\*Faculty of Engineering, King Mongkut's Institute of Technology Ladkrabang (KMITL), Chalongkrung road, Ladkrabang, Bangkok 10520, Thailand. E-mail : ktworapo@kmitl.ac.th

Abstract- This study presents the resistorless floating inductance simulator circuit based on employing voltage differencing buffered amplifier (VDBA) as new active component. The proposed floating inductance simulator circuit uses two VDBAs and only one grounded capacitor, which is suitable for integrated circuit design. The resulting equivalent inductance value of the proposed simulator can be tuned electronically through the transconductance parameter of the VDBA. As application example, the second-order RLC bandpass filter has been simulated using the proposed tunable floating inductance simulator. The simulation results using standard 0.35 um BiCMOS process model are included to verify the theoretical analysis.

Keywords- voltage differencing buffered amplifier (VDBA); floating inductance simulator; BiCMOS technology

## I. INTRODUCTION

It is well-known fact that the floating inductor is one of the important elements in circuit design, such filters and oscillators. However, it is impractical to fabricate a largevalued inductor in the integrated circuit technology because its characteristic is far from the ideal behavior, and it requires a large chip area. Although on chip inductors in spiral is a new research area, they still occupy a large chip area and have low quality factor (Q), and their values are very small, usually in order of 1 nH. Therefore, to overcome this problem, several floating inductance simulator circuits using various high-performance active devices have been reported in literature [1]-[9]. Unfortunately, however, all of these reported circuit realizations use an excessive number of active and passive elements for floating inductance simulation.

In [10], the recently introduced active building block, the so-called voltage differencing buffered amplifier (VDBA), was introduced. Several applications based on using VDBAs as active elements were developed [11]-[17]. This work presents a floating inductance simulator topology using two VDBAs and one grounded capacitor. The proposed floating simulator can be tuned electronically through the transconductance parameter of the VDBA. The VDBA was implemented in The performance of the proposed floating simulator circuit is demonstrated on an illustrative example of the active *RLC* bandpass filter design. Computer simulation results using PSPICE with standard 0.35-µm BiCMOS process parameters are given to confirm the theory.



Fig.1 Circuit representation of the VDBA

### II. THE VDBA CONCEPTTION

The electrical symbol of the proposed VDBA is shown in Fig.1. Ideally, The VDBA device has high-impedance voltage differencing input terminals labeled as p and n, highimpedance current output terminal z, and low-impedance output of voltage buffer noted as w. The voltage and current characteristics can be expressed by the following matrix equation

$$\begin{bmatrix} i_{p} \\ i_{n} \\ i_{z} \\ v_{w} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_{m} & -g_{m} & 0 & 0 \\ 0 & 0 & 1 & 0 \end{bmatrix} \begin{bmatrix} v_{p} \\ v_{n} \\ v_{z} \\ i_{w} \end{bmatrix}$$
(1)

978-1-4673-7863-5/15/\$31.00 @2015 IEEE

114



(2)

(3)

### IV. PERFROMANCE SIMULATIONS

To confirm the theoretical prediction, the proposed circuit in Fig.2 was simulated with PSPICE program. To implement the VDBA device in simulations, the BiCMOS technology structure depicted in Fig.3 has been employed using  $0.35\mu$ m BiCMOS technology [18]. The input stage consists of input transistors  $M_1$ - $M_2$ ,  $Q_1$ - $Q_4$ , and current mirror transistors  $Q_5$ - $Q_{ch}$ ,  $M_3$ . Transistors  $M_4$ - $M_5$  and  $M_6$ - $M_7$  represents the output stage, which constitute the terminal w. The effective smallsignal transconductance ( $g_m$ ) of the VDBA can be derived as :

$$g_m = \frac{I_B}{2V_T} \tag{4}$$

Clearly, it is seen from eq.(3) that the value of  $L_{eq}$  can be tuned electronically through  $g_{rel}$  of the *i*-th VDBA.

where  $g_{mi}$  is the transconductance value of *i*-th VDBA (*i* = 1, 2), respectively. Thus, the circuit of Fig.2 can simulate a floating inductor with an equivalent inductance  $L_{eq}$ .

 $C_1$ 

 $Z_{m} = \frac{v_{1} - v_{2}}{i_{L}} = \frac{sC_{1}}{g_{m1}g_{m2}}$ 

where  $V_T \equiv 26 \text{ mV}$  at  $27^{\circ}\text{C}$  is the thermal voltage. In this structure, the  $g_{\pi}$ -value of the VDBA in Fig.3 is tunable linearly and electronically by an external DC bias current  $I_B$ .



### 2015 7th International Conference on Information Technology and Electrical Engineering (ICITEE), Ohiang Mai, Thailand

Moreover, if we assume that the transistors  $M_4$ - $M_7$  are biased to operate in the active region. As a result, the small-signal voltage gain between  $v_{\mu}$  and  $v_z$  is approximated to :

$$\frac{v_w}{v_z} \cong \frac{g_4 g_6}{g_5 g_7} \tag{3}$$

where  $g_i$  denotes the conductance of transistor M<sub>i</sub> (i = 4, 5, 6, 7). Also assume that  $g_4 \equiv g_5$  and  $g_6 \equiv g_7$ , thus  $v_w \equiv v_2$  as expected.

In the following simulation purpose, the transistor aspect ratios (W/L in  $\mu m/\mu m$ ) were set as : 14/0.7 and 28/0.7 for all the NMOS and PMOS transistors respectively. The DC supply voltages and bias currents were respectively chosen as : +V = -V = 1 V and  $I_A = 25\mu A$ . The proposed floating simulator circuit given in Fig.2 was simulated with  $C_1 = 10$ nF. The transconductance values were selected as :  $g_{m1} = g_{m2}$  $= g_m \equiv 0.98 \text{ mA/V}$ , 1.92 mA/V, 2.88 mA/V, respectively ( $I_{B1} = I_{B2} = I_B \equiv 25 \mu A$ , 50  $\mu A$  and 75  $\mu A$ , respectively), which results in :  $L_{eq} = 12.3 \text{ mH}$ , 2.7 mH and 1.2 mH, respectively. The impedances of the proposed simulator circuit of Fig.2 relative to frequency is shown in Fig.4.

### V. APPLICATION EXAMPLE

The proposed floating inductance simulator in Fig.2 is employed in the RLC bandpass filter as shown in Fig.5. The floating inductor circuit is simulated with the following component values:  $C_1 = 10$  nF and  $g_{m1} = g_{m2} = g_m \equiv 1.92$  mA/V  $(I_{B1} = I_{B1} = I_B \equiv 50 \ \mu$ A) which results in  $L_{eq} = 2.7$  mH. Fig.6 shows the frequency response of the bandpass filter of Fig.5, which appears that the ideal and simulated magnitude and phase responses are in good agreement for a set of selected values over several decades. Moreover, in order to demonstrate the electronic controllability of the proposed floating inductor, the value of  $L_{eq}$  in Fig.5 was adjusted to 12.3 mH, 2.7 mH and 1.2 mH, by changing  $g_{m1} = g_{m2} = g_m \equiv 0.98$  mA/V, 1.92 mA/V, 2.88 mA/V, respectively ( $I_{B1} = I_{B2} = I_B \equiv 25 \ \mu$ A, 50  $\mu$ A and 75  $\mu$ A, respectively). This tuning leads to obtain the center frequency  $f_c \equiv 45.3$  kHz, 96.7 kHz and 145.1 kHz, respectively.

C=1nF





Fig. 7. Gain responses of Fig.5 with electronically variable Las

#### VI. CONCLUSION

This paper presents a floating inductance simulator circuit with two VDBAs and one grounded capacitor, which is suitable for integrated circuit implementation. The proposed floating simulator can be tuned electronically through the gmvalue of the VDBA. The usefulness of the proposed circuit is demonstrated on the RLC bandpass filter design example.

#### **ACKNOWLEDGMENTS**

This work was supported by Faculty of Engineering, Rajamangala University of Technology Isan, Khon Kaen Campus. The support in part by School of Telecommunication Engineering, Suranaree University of Technology is also gratefully acknowledged.

#### REFERENCES

- C. Psychalinos and A. Spanidou, "Current amplifier-based grounded and floating inductance simulators", *Int. J. Electron. Commun. (AEU)*, vol. 60, pp. 168-171, 2006.
- [2] E. Yuce, "Inductor implementation using a canonical number of active and passive elements", Int. J. Electron., vol.94, no.4, pp.317-326, 2007.
- [3] E. Yuce, "On the implementation of the floating simulators employing a single active element", Int. J. Electron. Commun. (AEU), vol.61, no.7,

- pp.453-458, 2007.
  [4] M. Sagbas, U. E. Ayten, H. Sedef and M. Koksal, "Electronically tunable floating inductance simulator", *Int. J. Electron. Commun. (AEU)*, vol.63, pp.423-4278, 2009.
  [5] E. Yuce, S. Minaci, "Novel floating simulated inductors with wider operating-frequency ranges", *Bieroelectron. J.*, vol.40, pp.928-938, 2009.
  [6] D. Prasad, D. R. Bhaskar, and A. K. Singh, "New grounded-and floating inductance amplifiers", *Radio engineering*, vol.19, no.1, pp.194-198, 2010.

[7] E. Yuce, "A novel floating simulation topology composed of only grounded passive elements", Int. J. Electron., vol.97, no.3, pp.249-262, 2010.

2015 7th International Conference on Information Technology and Electrical Engineering (ICITEE), Chiang Mai, Thailand

- [8] M. A. Ibrahim, S. Minaei, E. Yuce, N. Herencsar and J. Koton, "Lossy/lossless floating/grounded inductance simulation using one DDCC", *Radioengineering*, vol.21, no.1, pp.3-10, 2012.
- U. E. Ayten, M. Sagbas, N. Herencsar and J. Koton, "Novel general element simulators using CBTA", *Radioengineering*, vol.21, no.1, pp.11-19, 2012.
- [10] D. Biolek, R. Senani, V. Biolkova, Z. Kolka, "Active elements for analog signal processing: classification, review, and new proposals", *Radioengineering*, vol. 17 no. 4, pp.15-32, 2008.
- [11] V. Biolkova, Z. Kolka, D. Biolek, "Fully balanced voltage differencing buffered amplifier and its applications", Proc. of The 52<sup>rd</sup> MWSCAS, Aug.2-5, Cancun, Mexico, pp.45-48, 2009.
- [12] A. Yesil, F. Kacar and K. Gurkan, "Lossless grounded inductance simulator employing single VDBA and its experimental band-pass filter application", Int. J. Electron. Commun. (AEU), vol.68, pp.143-150, 2014.
- [13] F. Kacar, A. Yesil, A. Noori, "New CMOS realization of voltage differencing buffered amplifier and its biquad filter application", *Radioengineering*, vol. 21, no.1, pp. 333-339, 2012.
- [14] N. Khatib and D. Biolek, "New voltage mode universal filter based on Verkindo and Scholek, reversing bufferencing buffered amplifier", Proc. of The 23<sup>th</sup> Radioelektronika, April 16-17, Pardubice, Czech Republic, pp. 171-181, 2013.
- [15] R. Sotner, J. Jerabek, N. Herenesar, "Voltage differencing buffered/inverted amplifiers and their applications for signal generation", *Radioengineering*, vol.22, no.2, pp.490-504, 2013.
- [16] A. Gilney, E. Alaybeyoglu and H. Kuntman, "New CMOS realization of z copy voltage differencing buffered amplifier and its current-mode filter appliction", *Proc. of The 8<sup>th</sup> DTIS*, March 26-28, Abu Dhabi, United Arab Emirates, pp. 68 71, 2013.
- [17] P. Whig and S. N. Ahmad, "CMOS integrated VDBA-ISFET device for water quality monitoring", International Journal of Intelligent Engineering and Systems, vol. 7, no.1, 2014.
- [18] W. Tangsnirat, O. Onjan, T. Pukkalanun, "BiCMOS Realization of Voltage Differencing Buffered Amplifier (VDBA) and Its Application", *Proc. of The* 29th ITC-CSCC, July 1-4, Phuket, Thailand, 2014.

# ประวัติผู้เขียน

นายจิรพันธ์ พิมพล เกิดเมื่อวันที่ 8 พฤษภาคม พ.ศ. 2522 ที่อำเภอภูเวียง จังหวัดขอนแก่น สำเร็จการศึกษาระดับประกาศนียบัตรวิชาชีพ (ปวช.)สาขาวิชาช่างอิเล็กทรอนิกส์ จากสถาบัน เทคโนโลยีราชมงคลอีสาน วิทยาเขตขอนแก่น สำเร็จการศึกษาระดับปริญญาตรี วิศวกรรมศาสตร บัณฑิต (วศ.บ.) คณะวิศวกรรมศาสตร์ สาขาวิศวกรรมไฟฟ้า-โทรคมนาคม จากศูนย์กลางสถาบัน เทคโนโลยีราชมงคล (อ. ธัญบุรี จ. ปทุมธานี) เมื่อปี พ.ศ. 2546 สำเร็จการศึกษาระดับปริญญาโท วิศวกรรมศาสตรมหาบัณฑิต (วศ.ม.) สาขาวิชาวิศวกรรมโทรคมนาคม คณะวิศวกรรมศาสตร์ สถาบันเทคโนโลยีพระจอมเกล้าเจ้าคุณทหารลาดกระบัง เมื่อปีการศึกษา 2553 และในปีการศึกษา 2556 ได้เข้าศึกษาต่อในระดับปริญญาเอก วิศวกรรมศาสตรดุษฎีบัณฑิต (วศ.ด.) สาขาวิชาวิศวกรรม โทรคมนาคม สำนักวิชาวิศวกรรมศาสตร์ มหาวิทยาลัยเทคโนโลยีสุรนารี จังหวัดนครราชสีมา ปัจจุบันเป็นอาจารย์ประจำสาขาวิชาวิศวกรรมอิเล็กทรอนิกส์และโทรคมนาคม มหาวิทยาลัย เทคโนโลยีราชมงคลอีสาน วิทยาเขตขอนแก่น จังหวัดขอนแก่น

ในขณะศึกษาระดับปริญญาดุษฎีบัณฑิต ได้มีผลงานวิชาการที่ได้รับการตีพิมพ์ในการ ประชุมวิชาการและวารสารวิชาการระดับนานาชาติ ดังนี้

- งานวิจัยหัวข้อ "VDIBA-based Floating Lossless Inductance Simulator Employing a Single grounded Capacitor", ตีพิมพ์ในวารสารวิชาการระดับนานาชาติ Far East Journal of Electronics and Communications, Volume16, Number3: Pages 615-627, India, 2016.
- งานวิจัยหัวข้อ "MOSFET-C Realization of Sinusoidal Quadrature Oscillator", ดีพิมพ์ในงานประชุมวิชาการ 2015 International Symposium on Multimedia and Communication Technology (ISMAC), Thailand, 2015.
- งานวิจัยหัวข้อ "VDBA-based Floating Inductance Simulator with a Grounded Capacitor ", ตีพิมพ์ในงานประชุมวิชาการ 2015 7th International Conference on Information Technology and Electrical Engineering (ICITEE), Thailand, 2015.